中文 英语
知识中心
导航
知识中心

亚稳度

不稳定的状态在一个门闩
受欢迎程度

描述

当输入信号setup-and-hold窗口内的数据锁变化过渡的自锁,锁存器的输出可以成为亚稳中间逻辑0和1之间的电压。考虑一个简化的门闩实现如下所示。

一个简化的门闩

亚稳状态是一个非常高能量状态。因为芯片噪声的环境中,这个亚稳态电压干扰和最终解析为一个逻辑值。决议时间是依赖闩上的负载输出,通过反馈回路增益。然而,它是不可能预测这个逻辑值。


亚稳态能量曲线

有一个固有的延迟的解决亚稳态输出计时图所示。这个逻辑不确定性和时间在设计中引入了不可靠的行为,没有适当的保护,可以在不可预知的方式导致它失败。


亚稳态时间图

同步时钟的设计,定时关闭静态时序分析确保所有路径满足时间规范;避免亚稳定性和设计可靠运作。

提供的原始页面内容真正的意图

多媒体

技术讨论:eFPGA时机

Baidu