中文 英语
知识中心
导航
知识中心

序列化器/反序列化器(并行转换器)

一种通过高速连接将信号从一块芯片上的收发器发送到另一块芯片上的接收器的传输系统。收发器将并行数据转换为串行数据流,串行数据流在接收端重新转换为并行数据流。
受欢迎程度

描述

序列化器/反序列化器(serdes或serdes)*电路将并行数据(换句话说,多个数据流)转换为通过高速连接传输的串行(一位)数据流,例如LVDS,到接收器,将串行流转换回原始的并行数据。时钟系统通过从多个流中提取位,并在信号的上下部分交替进行,将并行放入串行中。

序列化器和反序列化器都是发射和接收芯片上的功能块。这两个功能块是Parallel In Serial Out (PISO)和Serial In Parallel Out (SIPO)。

LVDS(低压差分信号)为一个比特数据有两根导线。

SerDes类型:PCI Express, SATA, XAUI

SerDes已经成为需要快速数据移动和有限I/O的芯片的主要解决方案,但随着速度的不断提高,以抵消大量数据的增长,这项技术正变得越来越具有挑战性。

序列化器/反序列化器由芯片中的功能块组成,用于将并行数据转换为串行数据,允许设计人员在无需增加引脚数量的情况下加快数据通信。但随着数据量的增加,以及越来越多的设备连接到互联网并最终连接到云,以更快速度传输更多数据的需求也在增长。这反过来又使SerDes的设计变得越来越复杂。

对高速SerDes的大部分需求来自大型数据中心,目前最先进的吞吐量为100gbps。来自IEEE和光互连论坛的标准在单通道上定义了越来越高的数据速率,这允许数据聚合到更大的系统中。然后,为了将SerDes技术提升到更高的性能水平,主要的进步之一是采用了28Gbps以上的PAM4信令。


图1:典型的高速I/O架构。资料来源:西门子旗下的Mentor公司

“SerDes是模拟精度和模拟电路的完美风暴,”公司产品管理总监Mick Tegethoff说Mentor是西门子旗下的企业在一个2019年1月的故事.“我们与不同技术时代的客户合作过,挑战变得更加艰巨。”

来源:德州仪器的视频并行转换器基础知识”。

*读作“sir deeze”或“sir dess”)

多媒体

下一代SerDes路线图

多媒体

高速SerDes在7/5nm

多媒体

高速设计中的电磁挑战

多媒体

7纳米高速SerDes

多媒体

112G SerDes可靠性

多媒体

Die-To-Die连接

Baidu