中文 英语

周评:设计,低功耗

新的RISC-V规范;RISC-V量子安全;物理设计;rigid-flex;集成的祝福;作为PCIe 7.0预览版。

受欢迎程度

RISC-V

RISC-V国际宣布四个新规范和扩展的批准。有效的跟踪RISC-V定义了一个使用分支跟踪处理器跟踪方法。RISC-V主管二进制接口建筑师固件层之间的硬件平台和操作系统内核使用一个应用程序二进制接口的管理方式,使所有RISC-V公共平台服务的操作系统的实现。RISC-V统一的可扩展固件接口(UEFI)规范将现有UEFI标准到RISC-V平台。RISC-V Zmmul乘以扩展使低成本的实现需要乘操作但不除,RISC-V特权规范的一部分。

Codasip的RISC-V处理器现在可以部署quantum-resistant安全的工具Veridify安全支持secure-boot函数。Veridify的安全算法验证固件加载到Codasip处理器和可以启用额外的安全功能,如安全固件更新,身份验证和数据保护。Veridify方法适用于长寿命嵌入式处理器的应用,如远程监控系统,监控摄像机,智能电表。此外,现在Codasip工作室平台支持苹果macOS蒙特利。

OpenHW集团公布了开源RISC-V开发工具包的OpenHW CORE-V单片机,CORE-V软件开发工具包(SDK),功能齐全的Eclipse IDE和开放的PCB设计,支持通过AWS物联网ExpressLink Amazon Web服务。CORE-V单片机基于开源CV32E40P嵌入类处理器,一个小,效率高,32位,按次序的开源RISC-V核心与四级管道实现RV32IM [F] C RISC-V指令扩展。

想象力的技术首次亮相一个实时嵌入式RISC-V CPU。可伸缩的32位实时嵌入式核心功能128 kb的紧密耦合的记忆(指令和数据)的确定性响应和一级缓存大小128 kb的鲁棒性能。新CPU提供一系列浮点格式包括单精度和bfloat16。它针对的是一种的应用范围包括网络解决方案、包管理、存储控制器和传感器管理人工智能相机和智能计量。

SiFive更新其X280处理器、引入新功能,包括可伸缩性推出这种cache-coherent复杂,WorldGuard信赖保护,和一个新的接口允许集成X280向量之间的单位和其他客户设计的外部AI加速器或协处理器。

工具和知识产权

Synopsys对此完成了收购WhiteHat SecurityNTT安全公司,3.3亿美元的现金交易。WhiteHat Security提供了应用程序安全软件,包括动态应用程序安全性测试(DAST)技术,使用一个SaaS模型。WhiteHat Security帮助先锋SaaS交付应用程序安全性测试和带来强大的技术和专业知识为我们的应用程序安全投资组合,”詹森·施密特说,总经理组织Synopsys对此软件的完整性。“WhiteHat Security DAST功能补充我们的优势在静态分析中,交互分析和软件成分分析,而他们的专长SaaS将加速我们的安全测试SaaS的能力。”抑扬顿挫的PHY和控制器的IP作为PCIe 5.0规范在台积电N7 N6和它们的过程技术通过认证测试从一种总线标准团体、操作的全速32 gt / s。

西门子数字行业软件更新NX产品工程解决方案,增加刚性和rigid-flex PCB设计的工作流。它还增加了改进的协作和重用特性,曲线创建和编辑、更新和部分优化上下文中考虑设计和制造的装配约束。

龟岛的逻辑更名Cycuity。也引发了新一轮的融资Dorilton合资企业,Eclipse项目等,使其总资金1200万美元。“硬件的安全越来越关心世界上最大的半导体公司和他们的主要客户,从一开始的微电子设计周期,通过验证过程以及在更广泛的供应链,”丹尼尔·弗里曼说,普通合伙人Dorilton企业。“保证已遭到严重破坏,近年来硅短缺和其他漏洞。Cycuity已经极大地帮助了微电子行业应对这些挑战:系统地减轻现有的弱点周期,确定新的,并提供可量化的保证。”

Azcom技术选择Keysight建筑师开放电台(科拉琴)解决方案来验证性能和合规O-RAN广播和分布式单元(O-RU和摘要)实现设定的规范O-RAN联盟,以及验证网络元素之间的互操作性。Azcom科也使用测试工具执行O-RAN pre-certification和落款测试。也Keysight 5 g测试解决方案采用世界标准化认证&测试组(WSCT),第三方测试室设在深圳,中国,监管速度,性能和定位5 g的验证设备在国内和全球市场推出。

Pulsic更新custom-digital其物理设计工具设计,增加处理能力增量集成的IP块平面布置图,先进的自动化定制单元位置,和自动化的自定义路由。它还增加了嵌入集成和节奏大师和Synopsys对此自定义编译器。

抑扬顿挫的PHY和控制器的IP作为PCIe 5.0规范在台积电N7 N6和它们的过程技术通过认证测试从一种总线标准团体、操作的全速32 gt / s。

君子兰设计拔开瓶塞新工具的模拟射频天线系统,使评价一个新的天线设计的可行性,选择合适的天线配置为应用程序和基于数据比较来自不同供应商的天线。

闪亮的半导体推出了高精度16位SAR ADC。它针对的是工业级高精度应用,如工业控制、能源和AIoT。

一种总线标准团体宣布作为PCIe 7.0规范,原始数据作为PCIe 6.0到128 GT / s和512 GB / s双向通过x16配置。它将使用PAM4信号并专注于通道参数和范围。规范是针对发布2025年的成员。

芯片和董事会

瑞萨电子首次亮相一个新家庭的蓝牙低能量soc集成电源管理单元,硬件的语音活动检测(VAD), GPU,蓝牙连接。它使用一个手臂Cortex-M33处理器为核心主应用程序和皮层m0 +传感器节点控制器和目标物联网设备,这套,消费者医疗设备,家用电器,工业自动化。

AMD介绍了中档SoC的第二代处理器优化工业和机器人系统、机器视觉、物联网,瘦客户机设备。相比,它的前身,双打核心数量和提高性能/瓦特。嵌入式R2000系列处理器可伸缩四“禅+”与八线程CPU核,2 mb L2高速缓存和共享L3缓存的4 mb。

英飞凌科技介绍了新的完全可编程电机控制器结合三相门驱动器集成电路功能和额外的单片机外围设备和规范优化电机控制和驱动。它的目标应用程序如无绳电动工具、园艺产品,无人机,电动自行车,和自动引导车辆。

联发科添加一个新的SoC高性能5 g智能手机。9000 + Dimensity SoC集成Arm v9 CPU架构4海里octa-core过程,结合一个ultra-Cortex-X2核心操作高达3.2 ghz效率三个超级Cortex-A710核心和四个Cortex-A510核心,以及一只手臂Mali-G710 MC10图形处理器。

瑞萨添加传感器信号调节(SSC) IC对准确放大,数字化,和sensor-specific校正传感器的信号在高端应用程序包括工业、医疗和消费者感知。它包括一个双通道模拟前端,以及一个集成的基于arm单片机与嵌入式传感器信号处理的数学。

微芯片技术拔开瓶塞AVR-IoT细胞迷你基于一个8位单片机开发板作为一个平台开始构建传感器和致动器节点5 g窄带物联网网络。

内存

意法半导体首次亮相高密度连续页面eepm, page-erasable SPI与超低功耗内存。从32 mbit版本开始,家庭将扩大到16 mbit和8 mbit密度的选择。它的目标应用程序如工业物联网模块,衣物,医疗保健、医疗、电子崖边标签,智能电表,并5 g光纤模块。

中国只发布anti-fuse OTP 90海里BCD工艺技术。anti-fuse技术使用薄栅氧化层的先进CMOS逻辑流程作为电介质和允许所有编程的集成电路在同一个OTP块。

微米拔开瓶塞1.5结核病microSD卡使用176 -层3 d NAND闪存。它针对工业视频摄像头应用程序,特别是那些希望限制上传云。

量子与高性能计算

硅量子计算(SQC)首次亮相在原子尺度量子集成电路制造它使建模的小分子。“今天的经典计算机难以模拟甚至相对较小的分子由于大量可能的原子之间的相互作用。SQC量子电路技术的发展将使该公司及其客户构建量子模型一系列新材料,无论是药品、电池材料或催化剂。不会过多久我们可以开始意识到以前从未存在过的新材料,“说SQC创始人米歇尔·西蒙斯。

亚马逊建立了AWS量子网络中心,其目的是为了解决基本的科学和工程问题的量子网络的发展,包括开发新的硬件,软件,和应用程序,包括量子中继器和传感器。

昆士兰大学得到一个新的超级计算机。叫尼亚,将由戴尔技术和包括与96 ~ 6000 AMD EPYC米兰系列核心物理核每个节点。虽然它将开始作为一个传统CPU-based系统,升级可能会添加不同的节点类型,如高性能加速器,包括gpu。新的超级计算机将取代大学的三个老手持电脑,预计7月开始运营。

米歇尔·克兰西、辣椒全球总裁兼首席执行官选择随着2022年的玛丽·r·Pistilli女性在电子设计她的工作在市场营销和通信奖在EDA和半导体行业。克兰西也作为志愿者工作了超过20年推广,扩大,发展,和提高DAC。

阅读更多

本周找到更多的新闻制造、测试汽车、安全、普适计算

确保集成电路可靠性的负担转移离开,在最新的系统与设计时事通讯。其他故事强调为什么越来越依赖于硬件的软件是至关重要的,人才危机是如何驾驶EDA拥抱大数据。

发现模拟可以在最新的卷土重来低Power-High性能时事通讯。DRAM +,阅读为什么热问题达到一个危机点和IP工业是否准备好进行转换。



留下一个回复


(注意:这个名字会显示公开)

Baidu