中文 英语

多模设计


事实证明,将多个模具或芯片集成到一个包中与将它们放在同一个模具上有很大的不同,在同一个模具上,所有的东西都是在同一个节点上使用相同的铸造工艺开发的。随着设计变得更加异构和分解,它们需要在系统上下文中建模、正确地规划、验证和调试,而不是作为单独的组件。Typi……»阅读更多

周回顾:汽车,安全,普适计算


汽车、移动汽车制造商丰田和总部位于德克萨斯州的电力分销商Oncor Electric Delivery (Oncor)正在开展一项汽车到电网(V2G)的试点项目,以探索将电动汽车电池的能量转移回电网的可行性。丰田和Oncor希望更好地理解纯电动汽车和公用事业之间的互联性。该项目将在Oncor的保留区开始测试。»阅读更多

周回顾:设计,低功耗


瑞萨发布了一系列可配置的时钟发生器,内置晶体振荡器,适用于高端计算、有线基础设施和数据中心设备中的PCIe和网络应用。“不同应用和设备的定时需求可能会有很大差异,并且经常在产品设计周期中发生变化,”计时公关副总裁Zaher Baidas说。»阅读更多

改进并行芯片设计、制造和测试流程


随着芯片行业寻求用更少的工程师优化设计,半导体设计、制造和测试正变得更加紧密地结合在一起,这为提高效率和降低芯片成本奠定了基础,而不仅仅依赖于规模经济。这些不同过程之间的粘合剂是数据,芯片行业正在努力将各种步骤编织在一起…»阅读更多

6个示波器技巧,最大限度地利用你的示波器


这六个技巧涵盖了基本的触发、探测、缩放信号、使用正确的采集模式等,充分利用你的示波器。点击这里阅读更多。»阅读更多

量子芯片的EDA工具


商业化的量子计算机至少还需要几年的时间,但一些研究人员已经在质疑现有的EDA工具是否足以设计量子芯片和系统。这是因为量子设计要求有时会超越关于材料、温度和结构的经典规则——这些规则是世界上大多数EDA产品的基础。»阅读更多

周回顾:设计,低功耗


Tools和IP Cadence宣布,其GDDR6的IP现已为台积电的N5工艺技术进行了硅验证。IP由Cadence PHY、控制器设计IP和验证IP (VIP)组成,目标是非常高带宽的内存应用。“改进的PHY和控制器设计IP的GDDR6的DRAM数据速率为22Gbps在台积电N5进程是GDDR6家族中最快的…»阅读更多

周回顾:设计,低功耗


芯片设计Fraunhofer IIS/EAS在三星的5nm技术上实现了来自开放计算项目(OCP)的束线(BoW)标准接口IP。这项工作的目的是使芯片在中小型生产的产品中更加可行,并确定未来需要额外的统一标准,例如模对模连接。“作为……»阅读更多

周回顾:设计,低功耗


西门子将于2023财年第一季度收购模拟独立验证IP供应商Avery Design Systems。交易条款尚未披露。西门子高管表示,此次收购将“增强西门子在主流验证IP领域的产品,同时进一步将西门子验证解决方案扩展到……»阅读更多

后量子和前量子安全问题不断增长


通用量子计算机将能够破解保护世界上大部分信息的密码,虽然这些机器还不存在,但安全专家表示,政府和企业已经开始为后量子世界的加密做准备。这项任务变得更加具有挑战性,因为没有人确切地知道未来的量子机器将如何工作,甚至没有人知道用哪种垫子…»阅读更多

←老帖子
Baidu