反思2017年:设计和EDA

第二两个部分:2017年预测的进度是缓慢而稳定,除了一个大小姐的标准。

受欢迎程度

人们喜欢做出预测,大部分时间他们很容易,但在半导体工程,我们要求他们每年预测进行回顾和评估他们是多么接近事情的真相。我们看到他们错过了什么,让他们感到很惊讶。不是每个人都接受我们的报价评分,但大多数今年。(第一部分看着与半导体制造相关的预测和最终市场。)

如果有一个2017年的预测,关键是“系统”将成为一个更大的关注,对于设计和验证。“系统和知识产权将2017年的口号作为半导体设计生态系统从chip-centric(集成的晶体管)而设计,以系统为中心(集成功能块)的设计,“鲍勃·史密斯预测电子系统设计联盟的执行董事ESDA)。他指出,“而从chip-centric设计以系统为中心的设计正在发生,和商业产品系统设计自动化领域开始出现。以系统为中心设计相反的另一个例子是IP变成chiplets或硬化IP的特点和测试SoC设计开始了。”

宣布了一个这样的工具鲍勃•Ledzius Concertal系统的总裁兼首席执行官,他的公司被原型设计这样一个系统。“在今年年初我们已经有了原型的困难方面的技术,所以我们最终成功的团队很有信心productize。我们面临的最大的问题是决定哪些特性是至关重要的第一个版本,并推迟其他的想法会在稍后的时间。”

新技术总是面临着障碍时接受。“这让我想起了的时候合成出现和设计师只是不能相信一个工具可以做手动任务比他们可以做,”Ledzius补充道。“幸运的是,有一个全新的系统开发人员,谁不是芯片设计者,和有一个真正的需要从概念到完整的芯片仿真。然后设计师可以更多地关注于构建最好的IP,和更好的简化后端流,不用担心如果他们真的被他们未来的客户想要的和需要的。”

迈克Wishart CEOefabless,将看到“一个在线市场,连接需求的出现与一个全球社区的IC和IP设计师。”他说,“一个在线市场现在连接1450 IC和IP设计师来自50多个国家。市场提供了60个不同的设计,包括11个社区创建的。设计中是一个“软”PicoRV32 RISC-V处理器,由Clifford狼,指出开发商RISC-V YOSYS微控制器和作家。”

事实上,RISC-V似乎创建大量的兴奋。里克·奥康纳RISC-V基金会执行主任指出,“2017年,半导体工业见证了整合放缓新的初创公司提供免费,开放的解决方案对于今天的设计挑战,更不用说建立企业远离封闭的体系结构。越来越多的对开源的指令集架构(isa)的兴趣,比如RISC-V。的可移植性和灵活性RISC-V架构驱动的创新在许多应用程序中,解决需求的增加我们的世界从大数据连接物联网。这种新发现的自由在硅设计也鼓励协作生态系统通过培养一个系统级的SoC设计方法。”

2017年是一个嵌入式fpga。“嵌入式FPGA IP将继续成为一个令人兴奋的新技术,从单片机芯片设计者到网络,”说,公司的首席执行官Flex Logix。他说,许多组织已经公开宣布eFPGA计划,包括美国国防部高级研究计划局,桑迪亚SiFive和哈佛,集成一个eFPGA TSMC16FFC优势智能芯片,使实时迭代算法更快的学习。“更多的公司推进了eFPGA没有公开他们的行为。现在有更多的供应商的eFPGA市场Efinix宣布2017年,甚至eFPGA现在可用在更多过程节点和从铸造厂基于公告通过2017多个竞争对手。”

和系统芯片延伸到董事会和系统。“PCB设计日益成为一门艺术,是吊到工程师,而不是纯粹的PCB设计的人,”Lawrence Romine说,全球营销领域奥腾。“一个常见的疼痛点行业之间的交流已经变得不清楚产品发展的每一步,这是产品的成功和实现的关键。随着设计继续变得更加复杂和交流变得更为重要的是,该行业正在努力解决这个问题通过软件解决方案,加速电子设计和验证。”

Romine指出,2017年见证了行业引入更先进的软件解决方案之间的桥梁之间的协作团队。“明年,我们将继续看到一个专注于软件,使清晰的可视化设计工作流,和工具,方便工程师组件选择和布置决策的形状变得更小。”

验证
所有的目光都聚焦在了便携式刺激标准(PSS)Accellera,预计将于2017年发布。史蒂夫·布朗、产品营销总监节奏指出,“PSS v1.0规范草案于2017年被释放,但一个批准的标准不会在今年年底之前完成。尽管这种延迟,客户是务实的可用性标准,不限制使用。我们正在与客户围绕便携式刺激方法,如系统级覆盖和验证计划充分利用各种验证引擎。”

报道首席执行官是PSS的地区之一的Breker,发现是重要的。“这仍然是一个区域的标准,需要更多的工作。草案规范使得用户得到更好的感觉的标准将提供他们,这导致了大量的输入被反馈到委员会。很高兴看到用户和供应商一起工作标准,将未来验证流的一个重要部分”。

作为一个衡量潜在的采用率的便携式刺激,米歇尔•Ligthart,总裁和首席运营官Verific设计自动化,使得许多行业语言解析器设计和验证工具,指出,“一些行业观察人士预期便携式刺激标准的热烈欢迎。我们都应该留意。”

事实上Frank Schirrmeister高级产品管理组主管系统&验证组节奏,说即使没有标准的发布“便携式刺激和软件和的空间场景借验证已经成为最热门的领域之一2017年验证空间。的两大供应商,抑扬顿挫导师,西门子业务,结合创业Breker是主要的司机。”

覆盖的几个方面验证流之间的连接点。“新兴便携式刺激标准场景覆盖的概念,适用于所有的工具港口,”David Kelf指出负责营销的副总裁OneSpin解决方案。“这有助于提供一个公共覆盖模型,提供了正确的反馈设计的验证级别需求,不仅仅是代码测试”。

在今年年初Schirrmeister预测,“我们将会看到在2017 -移动市场进一步专业化,服务器,汽车(特别是ADAS)和航空/国防市场将进一步为工具和流创建特定需求。”他也指出安全作为一个领域,需要更多的关注。今天他说,“市场进一步专业化的趋势,从验证的角度来看,无疑成真和进展。安全是一个重要的讨论主题在行业会议,我们甚至看到安全宣言提出。行业的进一步解决安全问题。这将是一个为期一年的战斗,但业内人士愿意看到它through-otherwise我们会在严重危险完全网络化的世界。”

为导师,首席执行官说模拟一直是增长最快的部门的EDA在过去的五年中,“EDA公司加速仿真硬件和开支,最近,在软件使用模拟数据来分析问题的工具。”Schirrmeister补充道,“等核心仿真验证的各种使用模型加速度,低功耗验证,动态功率分析,post-silicon validation-often由日益增长的软件内容将进一步扩展。”他回答说:“所有三大厂商已经宣布“套房”,结合正式的变化,模拟、仿真和FPGA的原型。比赛是在看谁最快的集成引擎。另外,使用模型通用性的确是一个硬件引擎之间的分水岭。期待更多的2018年,甚至更久。”

另一个人预见到这种投资是Rizzatti吧,一个验证顾问。“回顾过去,我应该预料到,不仅新的使用方式也是新一代模拟器可能会在今年推出。事实上,导师,西门子业务,介绍了第三代模拟器建立在一个新的emulator-on-chip设备包括增加仿真资源。”

另一个主题之间在2017年的预测涉及集成验证引擎供应商。“单一公司流动将会见了反抗的混合和匹配方法和最终用户不会局限于使用正式的工具,使用他们的模拟器,“预测Kelf。“我相信,我们已经看到一些例子,这种混搭的方法已成为重要的终端用户。公司坚持联合流动。这部分是由于这样的事实,他们不愿意放弃他们喜欢的模拟器,但希望使用一个正式的解决方案,具有特定的功能和性能的设计场景,他们在别处找不到。仍有需要将这些流更完整的集成,但有些供应商的意愿。”

权力的司机很多集成验证流。“仿真与实现集成功率估计进入主流与几个供应商促进流动在这一领域,“Schirrmeister说。“考虑到设计的复杂性和可变性的实现选择,垂直整合未来只会变得更加重要。”

Accellera和IEEE有一个忙碌的一年。“正如预测的那样,新的UVM标准在2017年被释放,“Verific的Ligthart说。“除了释放SystemVerilog-2017年正试图让它在今年年底前。”



留下一个回复


(注意:这个名字会显示公开)

Baidu