中文 英语

将UVM的优点扩展到包括AMS: Accellera UVM-AMS标准开发的更新


SoC团队可以分为设计组和验证组。对于数字设计,通用验证方法(UVM)最初由Accellera开发,现在标准化为IEEE 1800.2,在过去十年中一直是行业标准。由于大多数SoC设计也有模拟和混合信号IP块,它将是理想的验证在…»阅读更多

使用UVM高效验证混合信号系列IP


接口IP是片上系统(SoC)的组成部分,包括移动、汽车或网络应用,主要用于在主机和设备之间通过物理介质传输数据。IP的混合信号特性使得验证成为一项具有挑战性的任务,需要对数字和模拟部分进行特殊考虑。本文描述了一种鲁棒混合信号…»阅读更多

EDA的下一个化身


EDA行业已经逐步解决了电子系统设计中出现的问题,但是否会出现颠覆性的变化?学术界肯定认为这是一种可能性,但并非所有人都认为这是出于同样的原因。在最近的设计自动化会议上,学术界对EDA的未来提出了质疑。我们所知道的EDA并没有消失,他们……»阅读更多

验证记分卡:行业表现如何?


《半导体工程》坐下来讨论验证工具和方法如何跟上需求,Imperas Software的销售副总裁Larry Lapides;Mike Thompson, OpenHW验证任务组的工程总监;Arteris IP技术营销经理Paul Graykowski;凯登公司产品营销副总裁Shantanu Ganguly说。»阅读更多

ML和UVM有相同的缺陷


许多人肯定对UVM和机器学习(ML)有什么共同之处感到困惑,以至于它们可以被描述为具有相同的缺陷。在这两种情况下,在某种意义上都是一种疏忽的缺陷。让我们从ML开始,特别是物体识别。十年前,Alexnet加上图形处理器,成功击败了所有依赖传统的物体检测系统。»阅读更多

RISC-V的高级合成


高质量的RISC-V实现越来越多,但正是架构的可扩展性推动了大量的设计活动。挑战在于设计和实现自定义处理器,而不必每次都在寄存器传输级(RTL)重新实现它们。需要考虑两种类型的高级合成(HLS)。第一个是ge…»阅读更多

提高芯片设计调试的四个要求


调试一直是半导体设计中一个痛苦而不可避免的部分,尽管有许多技术进步,但它仍然是芯片开发中的主要任务之一。有一段时间,大多数错误都是在养育实验室的实际设备上检测和诊断的,在那里可见性和可控性都受到严重限制。这当然是真实的调试结果从pre-silicon t…»阅读更多

开源验证的持续挑战


专家讨论:这是DVCon小组讨论开放源码时代的验证系列文章的最后一部分。它使讨论超越了小组讨论中发生的事情,并利用了一些已经提出的问题,但由于缺乏时间,这些问题从未呈现给小组成员。Axiomise首席执行官Ashish Darbari参与了讨论;哔叽L…»阅读更多

扩展模拟


如果没有功能模拟,半导体行业就不会有今天的发展,但业内一些人认为,它没有得到应有的关注和研究,导致性能停滞。其他人不同意,指出设计尺寸增加了数量级,而设计时间却缩短了,指出模拟仍然是适合这项工作的工具……»阅读更多

新方法创造新机会


与会专家:半导体工程公司坐下来讨论开源验证在今天意味着什么,以及它应该发展成什么,西门子EDA仿真部门高级总监Jean-Marie Brunet;Axiomise首席执行官Ashish Darbari;Imperas Software首席执行官Simon Davidmann;DARPA微系统技术办公室项目经理Serge Leef;刘涛,员工hardwa…»阅读更多

←老帖子
Baidu