中文 英语

RISC-V的高水平合成


高质量的RISC-V实现越来越多,但是正是架构的可扩展性驱动了大量的设计活动。挑战在于设计和实现定制处理器,而不必每次在寄存器传输级别(RTL)重新实现它们。有两种类型的高水平合成(HLS)需要考虑。第一个是通用电气…»阅读更多

EC-FPGA流程的分层验证


本文档描述了使用分层网表应用EC-FPGA验证的方法。这种方法是推荐的情况下,验证的整体设计有收敛问题。该文档包含了对不同方法的分步描述,同时提供了每种方法的合理性推理。本文假定读者熟悉……»阅读更多

渗透之路


它的发生。一些人可能会猜测,随着西门子收购OneSpin, OneSpin用户小组会议,更广为人知的是Osmosis,将正式(双关语)并入一个更大的西门子事件。好吧,我在这里告诉你,渗透是正式的书,并将继续专注于正式验证的特定领域。团队一直在努力……»阅读更多

5G带来的安全风险与日俱增


5G手机可以在几秒钟而不是几分钟内下载一部电影,但这是否能安全地完成还有待观察。不过,从技术供应商那里可以清楚地看到,他们非常重视这种新的无线技术的安全性。越来越多的数据在移动,而这些数据的价值也在增长,因为从银行业务到汽车安全服务,用户对移动设备的依赖正在不断增加。»阅读更多

减轻早期Bug检测的负担


集成电路设计人员承受着不断的压力,要提供符合越来越严格要求的无bug代码。众所周知,在开发过程的早期检测到的错误越多,开发工作就会越快、越容易。然而,早期的bug检测需要设计师承担大量的验证开销,这可能是繁重的,并且会影响设计过程……»阅读更多

总是开机,总是有风险


随时开机的设备无处不在,每一个都是黑客的潜在目标。虽然许多人将always-on设备与亚马逊Alexa或谷歌Home等智能扬声器或联网的安全摄像头联系在一起,但这只是系统中的一个组件。这些设备背后有更广泛的基础设施。所以,即使你关掉了数字助理/智能音箱,它的一切……»阅读更多

超越漏洞搜寻:从安全到认证的验证覆盖范围


理解验证覆盖范围对于满足集成电路完整性标准是至关重要的,它远远超出了检测设计中的错误。没有适当的验证覆盖率指标,就不可能达到严格的安全标准和认证。精确的度量标准指出了验证中存在的差距,并提供了验证工作中进展的清晰视图。有限公司…»阅读更多

新的AI处理器架构面临的挑战


投资资金正在涌入为数据中心开发新的人工智能处理器,但这里的问题是独特的,结果是不可预测的,竞争对手有雄厚的资金和非常棘手的产品。最大的问题可能是关于终端市场的数据不足。在设计一个新的人工智能处理器时,每个设计团队都必须回答一个基本问题——有多大的灵活性……»阅读更多

一种验证RISC-V核功能、安全性和信任的方法


现代处理器设计提出了一些最棘手的硬件验证挑战。对于RISC-V处理器核心设计来说,这些挑战尤其严峻,因为RISC-V处理器有各种各样的变体和实现。本文描述了一种可用于RISC-V核心供应商和集成这些核心的片上系统(SoC)团队的验证方法。它……»阅读更多

物联网安全:混乱和碎片化


物联网(IoT)设备的安全法规在世界各地都在发展,但没有一套可以在全球应用的一致要求——可能永远不会有。今天存在的只是认证实验室和标识的拼凑。这使得物联网设备设计师很难知道从哪里获得安全保障。不像在数据中心,那里有一个…»阅读更多

←旧的文章
Baidu