中文 英语

周评:设计,低功耗

RISC-V更新,贵宾;打开内存一致性总线;生产后延长soc。

受欢迎程度

RISC-V
RISC-V国际首席执行官卡莉斯塔微软提供了更新在社区年度RISC-V峰会期间的状态:“RISC-V已经令人难以置信的增长和动量。今年,我们的技术社区增长了66%,超过2300个人在我们50多个技术和特殊利益集团。我们看到市场动量增加RISC-V核心,soc,开发板,跨企业计算从嵌入式软件和工具。“在明年初,许多新的扩展,包括矢量,位操作,标量密码学,SIMD、安全的PMP和虚拟内存,将进行公开审查。安全将成为焦点,用一个新的反应过程潜在的安全问题和即将到来的加密扩展。

治之软件添加其RISC-V处理器验证的解决方案和一个增强的参考模型和SystemVerilog封装/集成和新试验台块,一个新的riscvOVPsimPlus自由模拟器,和一系列RISC-V架构验证测试的批准和即将批准RISC-V ISA扩展。支持SystemVerilog参考模型的封装,对治之RISC-V处理器验证IP (VIP)包包含示例SystemVerilog支持组件和模块之间的接口和同步RISC-V黄金参考模型和RTL核心测试下step-and-compare验证流程。自由riscvOVPsimPlus RISC-V参考模型和模拟器更新与附加功能包括完整的可配置和扩展指令跟踪,GDB / Eclipse调试支持,加上内存配置选项。

芯片联盟RISC-V国际一起工作标准化一个开放统一内存一致性总线使用OmniXtend以数据为中心的应用程序。”RISC-V越来越被认为是高端数据中心和企业应用程序,需要无缝cache-coherent共享内存系统,”博士说Zvonimir Bandić,董事长芯片联盟,在西部数据公司高级主管的下一代平台架构。“芯片联盟正在配合RISC-V标准化统一内存结构和利用OmniXtend,它允许异构系统,使用TileLink缓存一致性协议共享内存前后一致地。”

OpenHW验证任务组合作OneSpin解决方案制定验证计划,其中包括正式的方法来验证CORE-V开源RISC-V家族核心,包括OpenHW CV32E40P。这些处理器集成到大容量,商业芯片项目有严格的功能正确性、安全、信任、和安全需求。

希捷跳进RISC-V戒指,设计两个处理器基于ISA开放。1优化高性能目标实时关键硬盘工作负载中可用的实时处理能力,增加一个初始用例。二是优化区域和权力储蓄和一个可配置的微体系结构和辅助功能,支持,或背景工作负载和安全敏感边缘计算操作。

工具和知识产权
薄荷Codasip合作允许共同客户扩展处理器soc后生产。使用Codasip工作室,现有处理器设计可以通过添加扩展自定义指令和额外microarchitectural特性,可以实现对薄荷co-extended eFPGA核心实现处理器的优化功能。

Silexica推出了一个插件Xilinx的葡萄属统一软件平台启用的新语法和编译器优化设计fpga使用高级合成(HLS),包括自动循环转换和自动编译器转换。

Aldec更新Riviera-PRO验证工具包括2020.08版本的开源硬件描述语言(VHDL)验证方法(OSVVM),从而增加了需求跟踪、更新脚本,AXI4充分验证组件和模型独立的事务。该工具还包括SystemVerilog和硬件描述语言(vhdl) - 2019模拟增强。

瑞萨扩大知识产权许可业务和IP公用事业、一组解决方案旨在简化设备的发展将瑞萨IP。它包括单片机开发应用程序包,早期评估板,IP核心配置工具,TCAM前端图书馆,和EMC设计咨询。

认为硅更新其NEMA | pico XS和NEMA | pico XL多核GPU IP-Series旨在提供图形渲染性能最小和最power-conservative嵌入式显示设备。XS CPU利用率不到5%,GPU下功耗1兆瓦,是专为设备的CPU,内存芯片上,电池和带宽是非常有限的。它是优化与单片机裸金属/ RTOS。XL是2.5 d多核与多个配置和GPU额外可用的矢量图形和覆盖扩展。

海豚设计发布新版本的大师功率控制器RTL IP与双重操作模式,嵌入式音序器,基于事件的架构,和快速。加入IP PowerStudio编译器加快设计和集成。

英特尔首次亮相第二代的低温控制芯片,使量子计算机操作控制功能低温冰箱的房子。马岭第二SoC产生射频脉冲控制量子位的状态,称为量子位开车。它可以读一个量子位的当前状态,并提供功能来管理多个量子比特和减少串扰。

交易
OpenFive许可Flex Logix的EFLX eFPGA用于客户的低功耗通信SoC针对数据中心和边缘的应用程序。OneFive引用eFPGA的密度、性能和能力做大数组,以及易于集成。

三星代工使用抑扬顿挫的幽灵X模拟器的最新5 nm作为PCIe PHY IP汽车、手机、消费和医疗应用程序。三星提到一个更高的模拟仿真能力,同时提高性能和保持精度。

AImotive采用Synopsys对此的VCS模拟和威尔第调试工具来帮助验证其aiWare硬件IP神经网络(NN)加速度为自动驾驶的应用程序,尤其是针对camera-centric解决方案。AImotive引用提高回归测试的覆盖率和整个团队的生产力。

硅实验室选择治之软件的RISC-V参考模型作为RISC-V处理器验证的一部分工作。公司引用模型的质量和易用性的环境和经验处理器RTL DV流动。

高级计算中心发展(C-DAC),印度政府的研发组织,许可Valtrix系统刺RISC-V基于微处理器设计的验证平台,验证被开发用于战略部门。

XRby使用Ansys的光学设计仿真软件在其创造的豪华手表改善美学,测试观察组件,不需要物理样机试验和评估材料和元素。

事件
在我们找到一个新的会议或学习的机会183新利 ,或者查看即将到来网络研讨会

2021年亚洲和南太平洋设计自动化会议将1月21页。



留下一个回复


(注意:这个名字会显示公开)

Baidu