一些挑战和一个创新的解决方案来解决它们。
现代片上系统(SoC)设备的开发是一个漫长而复杂的过程。设计团队依赖于大量的工具、技术和方法来完成工作。鉴于硅技术和设计架构的不断进步,这些工具处于不断发展的状态。逻辑与原理图(LVS)检查就是其中一种工具。这是芯片开发中最早的自动化步骤之一,一些不熟悉其复杂性的人可能会认为这是“一个已解决的问题”。然而,现实远非如此。事实上,现代soc对传统的LVS方法提出了重大挑战,近年来LVS工具有了相当大的创新。本白皮书描述了其中一些挑战,并概述了解决这些挑战的创新解决方案。
点击在这里阅读更多。
评论*
的名字*(注:此名称将公开显示)
电子邮件*(不会公开展示)
Δ
开源处理器核心开始出现在异构的soc和包中。
开源本身并不能保证安全性。这仍然归结于设计的基本原理。
异质集成的好处是众所周知的,但是实现它并不容易。
创新的方法不断扩展铜线和通孔的性能。
EDA社区如何准备应对即将到来的挑战尚不清楚。
先进的蚀刻技术是纳米片fet的关键未来节点的演化路径。
从特定的设计团队技能,到组织和经济影响,向定制硅的转变正在改变一切。
近50家公司超过5000亿美元新投资的细节;扩张热潮的背后是什么,为什么是现在,以及未来的挑战。
新的存储方法和CMOS扩展的挑战指向半导体设计的根本变化和潜在的巨大改进。
内存层次结构中的变化是稳定的,但是访问内存的方式和位置会产生很大的影响。
留下回复