周评:设计

微波存储;光子设计;功能安全;对时间敏感的网络;Gartner的芯片预测。

受欢迎程度

存储
西部数据释放磁盘驱动器基于微波磁记录技术。MAMR技术是两种助力技术公司正在开发,另一个是heat-assisted磁记录。西部的两个数字只说MAMR取得所需的可靠性数据中心。MAMR设备的公司指出,密度将达到4 TB /平方英寸的气,所以,到2025年,硬盘驱动器的容量将40 TB。MAMR使用旋转扭矩振荡器来产生微波领域内密封充满氦气的单位。反过来,允许超高密度高可靠性,根据WD。

工具
Synopsys对此发布最新版本的光子组件和光通信系统设计套件。此后添加包括s矩阵/代效用多层次光子集成电路设计和分析,扩大EIM实现减少三维波导结构模拟,和一个接口Synopsys对此的HSPICE电路模拟工具。

节奏流和文档了技术人员的“适合目的——工具信心一级(TCL1)”认证。认证国家节奏流是适合使用ISO 26262 ASIL通过ASIL D汽车设计项目和提供了功能安全文档包。

节奏宣布其数字和结果流支持body-bias插值GlobalFoundries”22至于工艺。

知识产权
Rambus发布一套并行转换器解决方案开发的GlobalFoundries FX-14 ASIC platformm包括16 g MPSL(多协议串行链接),30 g C2C(到)和30 g VSR phy(很短的达到)。权力和区域的phy优化峰值带宽。

Mobiveil推出了数字控制器IP符合25 xn RapidIO规范4.1织物结构。最新的规范提供了100 Gbps每端口支持高可用性和安全性至关重要的扩展。ASIC的IP是目前市场,明年FPGA版本。

SoC-e拔开瓶塞一个多端口的时间敏感的网络(听)IP核。设计上实现Xilinx Zynq - 7000和Zynq Ultrascale + MPSoC IP支持IEEE 802.1作为网络节点的时间同步参考时间和IEEE 802.1 qbv增强交通调度。

交易
桑迪亚国家实验室许可Flex Logix的EFLX IP可重构逻辑。实现的逻辑核心将桑迪亚的专利180海里多个桑迪亚芯片产品的开发流程用于桑迪亚项目。

Teradyne采用抑扬顿挫的Xcelium并行逻辑模拟器ASIC开发交付试验和工业应用的自动化设备。Teradyne引用2 x的性能加速与先前相比仿真解决方案。

Efinix将使用Verific的解析器平台和RTL详尽阐述者作为前端的Efinity集成设计环境(IDE),从而支持公司的可编程产品深度学习和计算加速应用程序。

ArterisIP加入GlobalFoundries”FDXcelerator伙伴计划,使其互连IP,缓存相干互连IP和定时关闭包FDX-based设计。

数字
市场研究公司Gartner预测全球半导体收入将在2017年达到4111亿美元,比2016年增加了19.7%。记忆继续推高市场,预计将增加57%。同时,nonoptical传感器、模拟、分立器件和图像传感器预计增长超过10%。进一步,Gartner认为在2018年增加了4%在2019年下降了1%。

事件
DVCon欧洲:10月16 - 17日在德国慕尼黑。设计和验证功能的年会主题演讲博世的霍斯特吸齐克在消费者MEMS产品的设计挑战,加上一个讨论的虚拟样机由奥迪Berthold Hellenthal汽车电子。

手臂TechCon:10月24 - 26日在圣克拉拉,CA。手臂ecosystem-focused会议功能的关键提示从手臂的主题的价值物联网数据最先进的硅过程技术。邀请演讲者Stacey Higginbotham,玛丽艾肯,杰西卡·巴克将讨论物联网面临的关键挑战,为什么需要更多的以人为中心的方法在设计安全。

公众评论时期便携式刺激规范已经扩展到10月30日。规范定义了一个标准的机制来验证意图和行为的规范,将可重用目标平台和允许自动化测试生成的一个新的领域特定语言和c++类库。的早期版本从Accellera是可用的。



留下一个回复


(注意:这个名字会显示公开)

Baidu