电网分析加热20海里

物理电网分析带来新的挑战20 nm和下面。

受欢迎程度

由安Steffora Mutschler
做一个简单的网络搜索这个词的电网分析和大部分的结果是学术来源。然而,考虑到物理平面或finFET 20 nm和下面,电网将会有重大的影响。

总的来说,有很多技术的影响从28 nm迁移到20日,16日或14 nm,进一步影响从平面到finFET晶体管。
对于大多数行业,16 nm的过渡将从平面到finFET晶体管,尽管英特尔已经在22纳米的转变。

“finFETs最大的好处之一是能够紧凑晶体管区成较小的部分为相同的功能,而死”解释Aveek Sarkar,产品工程和支持的副总裁Apache的设计。“第二个好处是,你可以控制阈值电压非常密切。紧处理的阈值电压可以把电源电压大大低于1 v到600 mv或700 mv范围。”

然而,进来的噪声容限问题,他说,它只是变得更糟,因为突然电源电压降低。“假设电源电压是700 mv和噪音,因为包由于切换。如果噪音是100 mv就几乎13%到14%的电源电压。当你在1 v供应和你有100 mv噪音,你有10%。噪音是恶化,因为finFET设备具有较高的驱动器strength-about多35%,基于我们从文学。你可以推动当前快到电线,所以你正在推动更多的电流和推动它更快,因为你有更多的晶体管在同一地区。你产生更多的瞬变电流或电流变化随着时间的推移,所以噪音显然是远远高于对平面。然后不断恶化的事实是,你的宽容,噪声降低了因为你的电源电压是现在不再1 v, 700 mv。对时钟树的影响,这是最大的受害者,和对时机的影响变得相当大。”

此外,Sarkar指出,现在包括输入输出的影响,成为更广泛的适应更快的数据率。“电压降的影响开始占主导地位的信号完整性。所以它不仅是核心电网。I / O电网开始成为一个大问题。”

缺乏ESD protection-reliability保护饲养它丑陋的一面。“finFET世界提前背不再可用,所以你必须使用二极管。二极管通常最终成为大为了提供相同数量的保护电流密度较高和焦耳加热高所以他们事件的敏感性就变得越来越糟糕了。“这意味着新的担忧如何连接和通过影响电网分析一般,他补充说。

20 nm的另一个重要方面是,双模式发挥作用,对电网产生影响。“任何变化太大,你必须非常谨慎,比以前更多,关于你的电网,“说Christen Decoin,新的和新兴市场产品营销经理口径在导师图形设计解决方案。“这将限制你的设计工程师。电网分析本身并不能改变太多,但对电网和设计实现它改变了很多东西,因为你不能轻易做后期更改。如果你修改你的电网晚了会影响你所有的颜色,你所有的双模式为所有你的位置,这意味着你将限制在修改你的电网拓扑结构和平面图。SoC提供者减少电网给一些地区的路由器,这样会更加困难,因为也许他们将不得不削减更多的有更多的空间可以考虑双模式问题。”

痛点
28 nm权力分析工具已经窒息设计,挑战是趋陡。

杰瑞赵,权力在节奏签收,产品营销主管说精度是在给定的任何结果的工具。“[用户]总是要你准确的这是一个默认的。他们甚至没有问你在开始的时候。他们会说这需要太长时间来验收和容量大,他们不能运行它,除非他们通过一个零碎的类型的解决方案,和“完整的芯片级你能做到吗?所以容量和性能的头号总是一流的[用户]。一些公司设计非常大的芯片和想知道他们是如何将签收。这是第一个他们想要的东西。另一个是,我要如何修复它,如果我有一个电网问题?这是实现工具以及下游系统工具”。

包装增加了另一个挑战,因为包还有一个负载。“那是要扮演一个角色在你的死和副versa-your死会影响你的包装设计,”赵说。“基本上这个电网上升到实现和下降到系统工具,但在中间,在权力的结果也与时间的结果,这些都是电气验收和电压降时,你的关键路径可能会改变,时间可能不满足,那么你打算如何配合?”

此外,Decoin重申,20日,16和14 nm会非常不同的容量和规模。现有的解决方案已经很难在28 nm,已经表现出能力和性能问题。”(死)在20 nm大小约两倍,和16和14 nm将增加20%到35%。这意味着已经在能力和周转时间的工具是真的,真的令人窒息。在你要停止流动的想法你会知道会发生什么。如果你流在28 nm及以上,人们会说,‘好吧,我大概知道我要产生什么样的电网可以肯定的是,当我要做我的分析我不会签收的一大障碍。也许我将有小问题来解决。”

在20 nm及以下,然而,似乎早期力量分析是需要更多的约束和更严格的预算,他说。”假设如果你有块和你在平面布置图级电网分析现在,你有一个粗略的估计,他们会消费。当你从平面转向finFET你需要考虑更多的当前consumption-this是我们认为的。如果你不做早期的足够的最后,你将你的验收和你将会有你不曾预料到的电压降,因为这是第一次你做finFET。和经验的人不会帮助因为没有人真正经历过finFET呢。”

Decoin也认为最大的问题在下面16 nm和对权力的分析工具将会是他们没有一个上游流。“这是开始实现你的地点和路线,因为你将无法触摸你的电网由于双模式问题。这个问题你会得到16岁和14 nm的电容晶体管将是更大的,你必须考虑,早期或时机保证金会消失,你将无法解决电压降错误。”

在赵的头脑,处理这个问题的最好方法就是有一个平台在运行时间第一,然后力量。注释之后,电力信息应该回计时器和新设计的电压。

“行业的方向来解决这个非常复杂的问题是,你需要有一个生态系统,不仅在时机还提取,”赵说。“毕竟,电网是电力网格中提取金属,通过,Rs和Cs。所以提取工具也应该验收质量。它应经铸造。”



留下一个回复


(注意:这个名字会显示公开)

Baidu