周评:设计

FPGA原型模块;5 g IP;RISC-V跟踪;Ansys, Synopsys对此结果。

受欢迎程度

工具和知识产权
专业设计推出了三个新的proFPGA Zynq UltraScale + FPGA模块SoC和IP原型。模块结合FPGA逻辑与四核的手臂Cortex-A53双核手臂Cortex-R5处理器和车载接口。模块提供总共5扩展网站531标准I / o和16 multi-gigabit收发器(管理)。董事会允许最大点对点速度1.2 Gbps的标准FPGA的I / Os和16.3 Gbps管理。

导师嵌入式Linux现在支持最新的AMD嵌入式处理器家族,EPYC嵌入式3000和Ryzen嵌入式V1000,针对工业、医疗、网络、存储和计算设备。梅尔·支持硬件加速的应用程序以及先进的图形、多媒体和视频应用程序。

切瓦拔开瓶塞其5 g增强移动宽带IP平台(eMBB)。尼斯是针对智能手机、固定无线接入,嵌入式设备,可以利用multi-gigabit数据率。它包括一个专门的标量和矢量DSP处理器和一个增强的ISA 5克、专业协同处理器、加速器、软件和其他IP块。它还包括一个AI处理器提供高达8倍的性能提升链接适应工作负载。

切瓦也首次亮相新家庭802.11 ax的wi - fi IP目标客户端设备,智能家居,低功耗、高性能、和网络基础设施和multi-gig配置。切瓦说802.11 wi - fi ax提供25%数据率超过802.11改进交流以及改善频谱效率和网络容量。

SoC-e更新多端口网络切换时间敏感的知识产权,支持802.1 ab LLDP(链路层发现协议),software-implemented特性允许周围的设备发现网络的拓扑连接。

交易
Aldec的现在Active-HDL FPGA设计和仿真软件支持QuickLogic的eFPGAs。工具包括一个完整的高密度脂蛋白和图形设计工具套件和RTL /混合语言模拟器对FPGA和eFPGA门电路级设计和将与QuickLogic极光的开发工具套件。

UltraSoC劳特巴赫联手在一个支持RISC-V SoC开发和调试环境。嵌入式处理器的解决方案包括UltraSoC跟踪IP和劳特巴赫的TRACE32模块化开发工具和集成调试环境。

伽利略卫星导航基于软件的全球导航卫星系统的GPS接收器可用抑扬顿挫的Tensilica融合F1 DSP。GPS软件需要不到110 mhz完全12-satellite功能。

数字
有限元分析软件第四季度报告财务业绩营收为3.023亿美元,较去年第四季度增长9%。在公认会计准则的基础上,本季度每股收益为0.61美元,下跌24%从每股0.80美元的去年同期。2017年第四季度会计收益为每股1.07美元,上涨9%从2016年第四季度每股亏损0.98美元。在整个2017年,收入为1095美元。3,较2016年增长10%。今年的收益,在公认会计准则的基础上,为每股2.98美元,低于1%从去年的每股2.99美元。会计收益为每股4.01美元,从3.63美元上涨了10%。

Synopsys对此发布财务业绩2018年第一季度营收为7.694亿美元,较去年第一季度增长了18%。在公认会计准则的基础上,有一个每股亏损0.02美元,低于每股收益0.56美元,去年第一季度。非一般公认会计准则收入2018年一季度每股亏损1.10美元,上涨17%从2017年第一季度每股亏损0.94美元。


理查德•韦伯这是今年的吗Accellera技术卓越奖的技术贡献有助于推动寄存器描述在多个工作小组包括SystemRDL IP-XACT UVM。韦伯Semifore的首席执行官,在寄存器描述许多Accellera工作组超过十年。

Moortec任命Davitt标记为北美公司的新的销售代表。Davitt曾Sidense的销售总监。

Arteris IP正在对ISO 26262公司内部培训和认证,与48工程师功能安全从业者获得ISO 26262认证Exidia

事件
FPGA 2018:2月25日至27日在蒙特里,CA。会议包括一个数据包处理研讨会P4的语言,一个面板和几个演讲专注于机器学习,看看新架构。

DVCon 2018:2月26-Mar。1在圣何塞,CA。功能包括便携式刺激标准和UVM教程,主旨在新的细分行业是如何变化的验证,和一个新的车间的短。布莱恩·贝利一看要检查什么

嵌入式世界2018:2月27-Mar。1在德国纽伦堡。贸易展览和会议专注于嵌入式系统将在嵌入式系统中加入人工智能特性关键提示,显示,oled。

asic解锁深度学习创新:3月14日,下午3点——晚上七点半。在山景城,CA。这次研讨会将探讨深度学习asic实现平台包括HBM2和2.5 d system-in-package设计和实现。事件是由三星电子公司,eSilicon,和西北逻辑与泰Garibay主旨,CTO Arteris IP。

ISQED 2018:3月13 - 14日在圣克拉拉,CA。这次会议凸显了设计技术和方法,设计过程和EDA设计方法和工具来提高集成电路的质量和可制造性。演讲者将在电子地址不对称,在人工智能的机会,最近材料和设计创新。教程关注节能测试、电力物联网和cyber-physical系统。



留下一个回复


(注意:这个名字会显示公开)

Baidu