一个辅助工具,系统级性能分析流互连和内存性能优化。
设计正确的体系结构的多处理器SoC对于今天的复杂的电子产品是一个具有挑战性的任务。最关键的元素满足整个系统的性能需求是互连和内存体系结构。这些SoC基础设施IP组件是高度可配置的,需要定制的通信需求上的所有其他模块芯片,如应用程序处理器、图形单元,所有外部连接的IP。找到合适的互连和内存的配置IP平衡性能需求和成本考虑需要一个高效的性能分析方法,它允许早期、准确的调查体系结构权衡。
点击阅读更多在这里。
评论*
的名字*(注意:这个名字会显示公开)
电子邮件*(这将不公开显示)
Δ
行业取得了理解老龄化如何影响可靠性,但更多的变量很难修复。
半导体制造的关键支点和创新点。
工具成为硅/锗硅堆更具体,3 d NAND和保税晶片对。
薄层光刻胶、线粗糙度和随机缺陷为埃一代的芯片添加新问题。
一个处理器的验证是更复杂的比同等规模的ASIC,和RISC-V处理器把这一层复杂性。
少低精度等于权力,但标准要求做这项工作。
新的应用程序需要深刻理解不同类型的DRAM的权衡。
127年初创公司提高2.6美元;数据中心连接,量子计算,和电池吸引大资金。
热失配在异构的设计,不同的用例,可以从加速老化影响翘曲和系统故障。
技术和业务挑战依然存在,但势头正在建设。
新的内存标准增加了巨大的好处,但它仍然是昂贵和复杂。这可能会改变。
留下一个回复