周评:设计,低功耗

Place-and-route;ISA RISC-V基地,享有特权的架构批准;EDA和IP收入。

受欢迎程度

Synopsys对此公布了IC编译器II place-and-route系统的最新版本,添加一个常见的物理优化基础设施,新由我们统一并发clock-and-data (CCD)优化,physically-aware逻辑重新合成,和动态电压drop-driven力量塑造。此外,下一代分布式并行化,智能场景管理,高效的基础设施扩展,和内在核心引擎算法实现加速度,和该公司表示该工具实现2 x更快的吞吐量,功率降低10%,5%较小的区域,5%更好的时机。瑞昱指出采用该工具。

RISC-V基地ISA和特权体系结构规范批准RISC-V基金会。“既然基础架构已经批准,开发者可以确信他们的软件编写RISC-V将运行在所有类似RISC-V永远核心,“说Krste Asanović,RISC-V基金会的董事会主席,甚至随着建筑的发展通过发展新的扩展。此外,RISC-V特权体系结构包括RISC-V系统无特权的ISA之外的所有方面,包括特权指令以及附加功能所需的操作系统和运行附加的外部设备。每个特权级别有一组核心的特权ISA扩展和可选的扩展和变异,包括机ISA,主管ISA和hypervisor ISA。

EDA和IP收入再次2019年第一季度增加了16.3%,至26.06亿美元,ESD联盟报告。所有EDA行业+ IP显示涨幅分别为18.8%和14.8%,与服务收入下降了3.9%。使用连续移动平均线,这是一个更好的衡量行业健康、全球第一季度增长6.1%,至24.63亿美元,高于2018年一季度的23.22亿美元。“那不是在报告中是什么许可证和维护收入上升了18.3%,这是有史以来最大的经济增长在一个季度,”沃利莱茵说,首席执行官在导师退休,西门子的业务,ESD联盟管理委员会的成员。就业在行业仍在上升,2018年一季度增长5.8%,达到43500专业人员,从2018年第四季度1.7%。

Bitmain许可Arteris IP的Ncore缓存相干互连IP用于下一代Sophon张量处理单元(TPU) soc可伸缩的人工智能和机器学习算法的硬件加速。Bitmain引用的能力提高芯片上的带宽和减少死区使用的IP,以及易于实现后端。

莫西人服务选择Synopsys对此的集成电路验证器工具,物理验证结果,包括全芯片设计规则检查和layout-versus-schematic签收多项目晶片设计在FinFET过程技术。莫西人引用生产力的工具和性能功能及时签署设计。

图形知识产权公司认为硅宣布种子资金轮为首Metavallon VC。位于希腊,认为硅专门从事超低功耗gpu,显示控制器,和机器学习为电池显示和视觉设备加速器。该公司还计划扩展到更高的图形性能。



留下一个回复


(注意:这个名字会显示公开)

Baidu