中文 英语

低延迟、节能的MI计算HW加速器架构(MIT)


麻省理工学院的研究人员发表了一篇题为“芯片上实时地图尺度连续互信息的高效计算”的新技术论文。在这里找到技术文件。“在本文中,我们为MI计算介绍了一种新的硬件加速器架构,该架构具有低延迟、节能的MI计算核心和优化的内存子系统,提供了足够的…»阅读更多

在FPGA上验证的全栈领域特定覆盖生成框架


一篇名为“OverGen:通过领域特定覆盖生成提高FPGA可用性”的新技术论文,由加州大学洛杉矶分校和中国科学院的研究人员撰写。“我们的基本想法是开发一个针对高度可定制覆盖的硬件生成框架,这样就可以通过将设计实例调优到感兴趣的应用程序来降低抽象差距。我们利用和扩展…»阅读更多

网络安全与FPGA设备


一篇题为“FPGA网络安全设计策略调查”的技术论文由加拿大Université Laval的研究人员提出。摘要(部分):“本文介绍了现场可编程门阵列(FPGA)器件安全方面的重要文献综述。FPGA设备通过其可重构的特性对网络安全提出了独特的挑战。本文还提供了…»阅读更多

面向领域特定的EDA


越来越多的公司似乎正在创建定制的EDA工具,但目前还不清楚这种趋势是否正在加速,以及它对主流EDA行业意味着什么。有变化就有机会。更改可以来自新的抽象,新的优化选项,或者强加在工具或流上的新限制。例如,摩尔定律的减速意味着足够的进展…»阅读更多

一种基于FPGA的随机Gumber发生器硬件实现


约翰霍普金斯大学的一名研究人员发表了一篇名为“FPGA随机数生成器”的新研究论文。根据该论文的摘要:“这篇论文为创建基于verilog的硬件设计提供了一个概念证明,该硬件设计利用随机测量和置乱算法,在现场可编程门-arr上以单个时钟周期同步生成32位随机数据。»阅读更多

FPGA加速器设计


这篇题为“基于fpga的加速器的高级综合硬件设计:模型、方法和框架”的研究论文由Università degli Studi di Trieste(意大利)、圣地亚哥国立大学(阿根廷)和Abdus Salam国际理论物理中心(意大利)的研究人员发表。根据该论文的摘要,“这篇论文提出了一项调查……»阅读更多

快速灵活的基于fpga的NoC混合仿真


亚琛工业大学和马格德堡奥托-冯-格里克大学的研究人员发表了一篇新的技术论文,题为“EmuNoC: fpga上快速灵活的片上网络原型的混合仿真”。摘要:“片上网络(noc)最近得到了广泛应用,从多核cpu到边缘ai加速器。fpga仿真有望加速他们的RTL建模合作。»阅读更多

支持gasnet的FPGA硬件加速基础设施的SW/HW框架


来自KAIST和Flapmax的研究人员发表了一篇新的技术论文,题为“FSHMEM:支持fpga上的分区全局地址空间,用于大规模硬件加速基础设施”。摘要:分区全局地址空间(Partitioned Global Address space, PGAS)通过提供具有全局共享内存空间的高效单边通信,已成为最有前途的并行计算模型之一。»阅读更多

fpga的异构冗余电路设计方法


长崎大学的研究人员发表了题为“fpga功能安全系统基于指令的异构冗余设计方法的评估”的新研究论文。抽象(部分)“在本文中,我们提出并评估了fpga的两种异构冗余电路设计方法:资源级方法和策略级方法。资源级方法关注于…»阅读更多

基于延迟的PUF芯片系统完整性验证


麻省大学Amherst MA的研究人员发表了一篇题为“知道Die时间-使用Die间延迟PUF的零信任芯片系统的完整性检查”的新技术论文,摘要(部分):“在本文中,我们提出了一种基于延迟的PUF用于芯片验证系统完整性。我们的技术允许单个芯片与其邻居发起协议来测量…»阅读更多

←老帖子
Baidu