18lickc新利
白皮书

协作集成电路设计要求集成数据管理

如何提高效率和避免错误。

受欢迎程度

在过去的十年里,设计团队遇到由于全球化竞争加剧(要求最好的工程师无论位置),设计复杂性呈指数上升,市场萎缩的窗户。这导致团队的工程师与不同的技能(例如模拟信号、数字信号、MEMS和RF),分布在多个网站,管理复杂的流动和共享大量的不断变化的数据。非结构化设计文件和版本,多个副本以及相关的验证结果,不能保持非托管如果一个设计团队想避免错误和磁带成功在会议日程。

为了高效,避免错误,设计团队需要快速回答的时候是错误的在一个项目的设计或验证周期。他们需要回答的问题是:

  • 为什么今天仿真失败时完美的昨天?
  • 我们有所有正确的版本的文件系统仿真?
  • 我们有知识的所有设计更改在本周之前我们今天建立一个设计用于测试吗?
  • 我们所有工作的最新版本的要求吗?
  • 发生了什么事的所有设计工作testbench团队上周完成了吗?

高效协作成为会议的一个必要因素紧密集成电路设计时间表。在模拟和混合信号(AMS)的设计中,有许多方面合作。设计工具通常是特定于角色和传递很多,特别是当移动设计铸造。这通常企业而言都是个挑战,但希望保持设计团队同步同时确保上市时间窗口。

点击阅读更多在这里



留下一个回复


(注意:这个名字会显示公开)

Baidu