系统与设计
白皮书

先进RISC-V验证方法的项目

开放标准和方法的大纲,协助效率和支持日益增长的社区RISC-V采用者。

受欢迎程度

RISC-V提供开发人员的开放标准新的自由探索新的设计灵活性,使创新与优化处理器。作为一个设计从概念到实现新的testbenches资源出现在标准,验证IP重用和覆盖率分析。RISC-V提供每个SoC团队可能设计一个优化处理器,但这也意味着SoC设计验证团队需要解决的挑战和处理器验证的复杂性。本文概述了开放标准和方法,协助效率和支持日益增长的社区RISC-V采用者。

关键方面包括:

  • 试验台集成标准来支持基于传统的SoC技术延长RISC-V SystemVerilog流处理器设计验证。
  • 覆盖方法支持流程设计与异步事件的复杂性包括中断和调试操作,加上硬件配置包括无序的管道,向量扩展和自定义指令。

基于例子从几个流行的开源核心,与本文相关的讨论提供了指南,可以帮助解决RISC-V开源和商业项目功能验证的挑战。

嵌入式世界2023年会议。

点击在这里阅读更多。



留下一个回复


(注意:这个名字会显示公开)

Baidu