中文 英语

自动布局目标发生器提出布局先进FinFET-Based全定制电路(UT奥斯汀/ NVIDIA)


技术论文题为“AutoCRAFT:布局定制电路的自动化先进FinFET技术”研究人员发表的UT奥斯汀和英伟达。”自动布局提出AutoCRAFT发电机目标提出布局先进FinFET-based全定制电路。AutoCRAFT使用专业place-and-route(不)算法来处理各种设计缺点…»阅读更多

生态不应该支持扩展秩序的挑战


有老话说,第一个90%的任务需要计划的90%,剩下的10%将其他90%的时间。在芯片开发中,design-signoff关闭已成为一个这样的任务。理想情况下,当设计已放置和路由(物理实现),最后分析执行时间和其他指标和工程变更订单(ECO)文件是发给t…»阅读更多

降低时间成本流程节点的最前沿


在最近的一项研究由麦肯锡和IDC,我们看到,物理设计和验证成本缩减晶体管大小呈几何倍数增长。如图1所示,物理设计(PD)和pre-silicon验证成本翻倍每个进程的飞跃。随着企业飞跃从节点到节点,一个自然的问题。为什么它变得更困难,更昂贵的tapeout气……»阅读更多

安全的物理设计路线图实现端到端可信赖的IC设计流程


膜集成电路研究所(佛罗里达大学)发表了一个新的研究论文题为“安全的物理设计。”This is the first and most comprehensive research work done in this area that requires significant attention from academia, industry, and government for ensuring trust in electronic design automation flow," said lead author Sukanta Dey. Abstract "An integrated circuit is s...»阅读更多

在物理设计优化的能源


能源是一种宝贵的资源,不应该被浪费掉。能源推动经济发展和维持社会。预测表明,电子的能量很快就会消耗20%到33%的全球能源供应,是强调在这个博客上关于“2030年设计和制造”格雷格•Yeric研究员的手臂。能源效率是一个重要的全球问题,它是……»阅读更多

地点和路线更容易和更快


由阿兰·克罗恩在集成电路设计一个可预测的趋势是不断增长的规模和复杂性的设计在保持相同或更短的时间分配给项目。随着tape-out压力,组织需要找到节约成本无处不在。降低总体拥有成本的EDA工具设计一个可行的方法来管理预算。因此,设计团队基于“增大化现实”技术的…»阅读更多

机器学习芯片可以帮助开发更好的工具和机器学习?


随着我们继续狂轰滥炸AI机器learning-themed演示在行业会议上,一位同事则告诉我他生病了看大纲的人类大脑的头一个处理器。如果你是一个芯片架构师试图建立一个以数据为中心的体系结构芯片的机器学习和人工智能(而不是compute-centric芯片,你亲…»阅读更多

我说“高”(性能),你说“低”(权力)


“…你说“为什么”,我说“我不知道…”“事实上,我知道。每个人都喜欢一个高性能的产品。甚至只是听说产品高性能集期望高于如果产品只是描述为“快”或“强大。”SoC设计时,“高性能”是指一组设计,运行在非常高的时钟freque……»阅读更多

完美的婚姻(硅)…是的,它的存在


不,这不是菲尔博士伪装成一个技术博客,试图穿透半导体市场。我不是菲尔博士,但是今天,而不是阐述IP互连,以及它如何与各种趋势,应用市场,等等,我想告诉你一个故事,一个关系,与我们的一个客户分享经验,自治系统的领先制造商。»阅读更多

主要芯片制造商推出SoC与NetSpeed双子座汽车市场


有巨大的增长在汽车IC市场由于电动或混合动力汽车的趋势和增强的安全的应用程序。然而,实现今天的连接汽车的技术挑战和未来的自动车辆是艰巨的。阅读更多,请点击这里。»阅读更多

←旧的文章
Baidu