清洁硬件描述语言(VHDL)和SystemVerilog Sigasi:


硬件工程师总是看着软件工具和方法有一定程度的嫉妒。在硬件方面已经接受了必要的纪律,从而获得产品发布前,在很大程度上,因为它太贵了修复一个错误在硬件,工具和语言通常更和方法更严格。像软件一样,他们必须在…»阅读更多

FPGA硬件描述语言(VHDL)验证


由埃Tallaksen这是可能的——和平均效率提高20%至50%为中等到高复杂性fpga。不面向数据通路的设计和更面向控制或协议的设计。而无需支付额外费用。所有这些需要你testbench开发同样的方式你的设计。每一个FPGA设计师知道一个好的……»阅读更多

嵌入式fpga成为主流?


系统芯片做了很多处理变异从通用cpu到需求方,gpu和定制处理器高度优化的特定任务。当这些选项提供必要的性能或消耗过多的权力,自定义硬件接管。但有一个类型的处理元素,很少用于主要SoC - [gettech id…»阅读更多

UVM接下来是什么?


基础设施的芯片验证做今天是过时的和有限的范围。设计已经迁移到新的方法、标准和工具,介绍了处理异构集成更多的定制,增加了复杂性。验证方法开始出现后不久SystemVerilog的释放。最初他们十…»阅读更多

系统级验证处理的新角色


半导体工程坐下来讨论进步与拉里悟道系统级验证,系统验证的产品管理主管(getentity id = " 22032 " e_name =“节奏”);销售副总裁拉里•Lapides [getentity id = " 22036 " e_name =“治之”)和让-玛丽•深色,营销主管的模拟部门[getentity id = " 22017 " e_name = "导师Gr……»阅读更多

软件驱动更多的硬件设计


软件工程师正在增长的影响在芯片和系统公司,扭转了几十年的趋势最快或最匹配软件的低功耗硬件和提高尚未SoC设计中悬而未决的问题将会改变什么。尤为明显的转变等芯片开发大容量市场的手机和平板电脑。这也是发生……»阅读更多

设计由建筑师或委员会?


我们所做的一切都是基于一种语言。不管我们谈论设计,验证,规范,软件或掩盖数据。他们都提供了一种沟通的意图,然后有引擎的工作意图产生别的是可取的,基于一种语言。随着时间的推移,EDA行业已经建立了层次结构的语言从最deta……»阅读更多

FPGA在机电整合应用程序设计和验证


使用FPGA器件的最大挑战可能是方法之一。FPGA设计者熟悉HDL-based需求驱动为数字电子技术设计方法。但是需求如何被表达为一个系统,虽然它包含数字元素,从根本上非吗?幸运的是一个可执行的高密度脂蛋白存在扩展的功能数字硬件描述语言(VHDL)门外语……»阅读更多

新帖子→
Baidu