博客评论:2月9日

构建欧洲酸樱桃的原型;低温IP;环境审查。

受欢迎程度

手臂的马克Inskip走过的黑樱桃程序建立了一座实验厂如何架构,实现细粒度的内存保护和高度可伸缩的软件划分基于谢利(功能硬件增强RISC指令)体系结构模型,从IP开发和SoC设计创建软件和一个演示版。

Synopsys对此的普拉Asenov保罗•威尔斯和sureCore注意改善量子计算,控制电子产品需要承受接近零的温度和指向一个项目开发低温半导体IP。

西门子奥伦庄园发现电子行业接受审查的增加其环境绩效,推动电子产品制造商做出重要改变,如收集能源消耗信息和设计产品和可持续生产多氯联苯。

抑扬顿挫的Vinod Khera看起来112 g并行转换器技术如何支持新兴数据密集型应用程序所需的高速连接爆炸并参与设计的一些挑战。

ESD联盟的鲍勃·史密斯和安娜聊天丰达涅利的“挑战周围2.5 d集成、3 d芯片堆叠和先进的包装,以及芯片设计行业的创业环境。

内存分析吉姆很方便检查越来越多的电压水平多级细胞闪光,从SLC即将到来的PLC与5位/细胞,在3 d和改变NAND和控制器作出这样大量的电压水平今天比过去更加可行。

分子间的马丁McBriarty解释了原子层腐蚀(ALE)可以支持gate-all-around晶体管制造+ DRAM是如何设计使用ALE优化电荷存储电容的形状和组成。

NXP公司的环宇顾检查如何从L2自治转向L3正在接近和成像雷达在允许ADAS系统看到其他车辆以及行人、自行车、和小对象。

不要错过最新的博客了汽车、安全与普适计算测试、测量及分析通讯:

龟岛的逻辑的Anders Nordstrom解释了为什么安全软件和固件本身并不足以创建一个防篡改的车辆。

Rambus的巴特·史蒂文斯提出了确保如果攻击者成功地绕过一个机制的保护,他们将面临另一层防御。

西门子EDA的乔Hupcey三世列出了正式的步骤验证是否RISC-V ISA是免费的差距和矛盾。

Xilinx的埃德·雷贝罗要求三个系统的启用硬件加速功能打包成一个系统的足迹。

英飞凌的跳过阿什顿冲进一个新的物联网标准,家庭智能设备相互通信。

Arteris IP的保罗Graykowski看如何确保实现和验证匹配客户的需求。

Synopsys对此的达纳·诺显示了如何保护数字版权的音频和视频内容,因为它穿越设备之间的连接。

Flex Logix的安迪Jaros解释了为什么保留一些区域重构性可以提供储蓄。

抑扬顿挫的弗兰克Schirrmeister说明了AI加速器的创建过程,符合ISO 26262 ASIL-B规范。

创新的尼克·凯勒不仅展示了如何使用中波长范围测量关键参数在挑战层。

西门子EDA的罗恩的新闻看着新DFT的解决方案,解决更复杂的挑战。

Synopsys对此的Jamileh Davoudi描述了如何减少主观性和错误在执行功能的安全分析。



留下一个回复


(注意:这个名字会显示公开)

Baidu