博客评论:12月8日

设计和运行时功率自省;假冒芯片来;Python和UVM工厂;三星工厂路线图。

受欢迎程度

手臂的Shidhartha Das介绍了一个方法来实现较快准确功率造型设计和运行时的功率相同的统一框架内自省使用机器学习和数据科学方法。

Synopsys对此的迈克Borza警告说,半导体行业正面临大量的假冒芯片和为什么意识到不同类型的半导体诈骗和解决问题在设计阶段可以帮助练习。

西门子EDA的雷生活继续挖掘使用Python的验证看看pyuvm实现UVM工厂规范中描述,删除元素,复杂的工厂,因为SystemVerilog打字。

抑扬顿挫的保罗McLellan查看三星代工工厂建设路线图,其策略对于晶圆厂之间移动过程,以及它如何扩大产能的计划到2026年的1.7倍。

Ansys的苏珊·科尔曼发现电磁仿真软件是如何被使用的在教室里与学生和增加具体意义和现实的适用性非常抽象的主题。

Coventor的Tae Yeon哦探讨了化学物质平面化(CMP)如何创建多样化的和意想不到的拓扑与不同的布局密度的晶片,不仅在本地,全球在整个晶片。

ESD联盟的鲍勃·史密斯聊天与克里斯Browy艾弗里设计系统工程师如何验证,确保合规的新芯片设计与新兴标准还没有经过验证的系统平台来支持这些标准。

林研究的蒂姆·阿切尔认为增加半导体行业的多样性的人才管道今天将大大提高的能力在未来推动新的半导体突破。

不要错过最新的博客了汽车、安全与普适计算测试、测量及分析通讯:

Rambus的巴特·史蒂文斯0在不同级别的数据安全以及它们如何实现和维护服务。

Flex Logix的安迪Jaros处理器子系统检查不同的可能性。

西门子EDA的安迪Gothard警告说,添加了连接攻击的风险更高。

Xilinx的布伦丹法利揭示了优化的成本、功率和性能,以确保5 g是一个成功的第二波。

Synopsys对此的费格斯凯西和Srini Krishnaswami深入融合高性能处理器IP核与新的先进的安全概念。

龟岛的逻辑的杰森·奥伯格指出进展确保国防部的供应链。

ClioSoft的汤姆·安德森解释了为什么功能正确性、健壮性和可读性的IP是至关重要的高质量、可重用设计。

抑扬顿挫的保罗McLellan得出结论:异构集成增加意味着更多的系统级分析的必要性。

创新的约翰尼·戴描述了使用微微秒的好处超声学射频过程监控。

CyberOptics”朱查理看着如何克服可变性在角落里填充的外观。

Synopsys对此的托马Morad演示了如何监视系统指标和优化最优性能的关键参数。

效果显著的戴夫•阿姆斯特朗汤普森Altanova的并检查为什么高速I / O测试要求越来越艰巨。

西门子EDA的盖尔·艾德指出,减少测试时间与总线通过测试交付。

心理契约的本蔡探讨了动机和挑战为工程师和学生在五个关键地区。



留下一个回复


(注意:这个名字会显示公开)

Baidu