周评:设计,低功耗

VIP以太网800克;PCB设计的学生;EDA的收入增长了2.2%。

受欢迎程度

工具和知识产权
Synopsys对此首次亮相VIP和UVM源代码测试套件IP支持以太网800克。VIP支持DesignWare 56 g以太网,以太网,112克和112克USR / XSR phy FinFET的过程,这对800 g可以集成实现基于8巷x 100 Gb / s技术。贵宾可以切换速度在运行时动态配置和包括一个可定制的组帧生成和错误注入功能。源代码UNH-IOL测试套件可用于关键的以太网的特性和各种险别条款里。

Codasip发布的最新版本Codasip工作室和Codasip CodeSpace。8.3的关键特性包括最小运行时库和最小运行时内存接口仲裁者和紧密耦合的记忆。

切瓦的CEVA-BX DSP核心和WhisPro语音识别软件针对会话AI和上下文感知应用程序了支持TensorFlow Lite微控制器,跨平台部署小机器学习框架在边缘设备低功耗的处理器。

导师提供学生和教师的12个月免费许可证垫专业设计套件(版本2.7)桌面软件设计、验证和制造PCB-centric系统。学生版包括资源包括学习教程,视频教程,自学培训。

Synopsys对此发布LightTools照明设计软件的最新版本。9.0版本增加了新的工具与双折射材料模型和分析偏振元素,用于应用程序如AR / VR耳机和生物医学仪器,以及新的图表来评估极化状态和方向并确定如何最大化通量。

交易
Achronix使用Synopsys对此的DesignWare IP作为PCIe 5.0和DesignWare DDR4 IP为其最新的高性能Speedster7t fpga的家庭。Achronix指出控制器IP作为PCIe 5.0实现了一个支持512位datapath公司宽度x16链接提供所需的最大带宽FPGA,同时满足低功耗和低延迟需求。

InterMotion技术部署Aldec的Active-HDL成功验证其软IP组合的最新晶格半导体交联FPGA。InterMotion引用的能力来创建、模拟和调试软IP设计在更短的时间内改善质量验证和代码的可靠性。

NETINT技术许可Arteris IP的FlexNoC互连用于下一代企业SSD存储系统控制器与处理器芯片上的视频编码。NETINT,此前授权公司的IP互连2019年,引用的高带宽、低延迟、数据保护和灵活性。

Rambus签署了一项专利许可协议Utimaco硬件安全模块供应商,包括使用微分功率分析(DPA)对策边信道攻击的保护。

SiFive选择Synopsys对此的融合设计平台和验证连续平台的基于云计算的方法为客户创建定制的soc。

数字
EDA产业收入在2019年第四季度增长2.2%,至26.263亿美元去年同一季度相比,根据委托人的联盟。2019年,EDA行业收入达到102亿美元,比2018年增加8.3%。强劲的增长在欧洲,中东,和非洲推动第三季度的收入增加,指出《瓦尔登湖》c·莱茵名誉CEO的导师。虽然大多数类别看到收益,PCB和multi-chip模块市场脱颖而出,2018年第四季度相比增长19.4%和四个季度移动平均的15.1%。唯一的类别下降是服务,比2018年第四季度收入下降了15%,在四个季度移动平均下降10.1%。招聘仍在跟踪公司,与一年前相比增长6.1%,较前一季度的1%。

事件
许多会议已经被取消了,用在后面的,或者搬到网上。每次在我们找出发生了什么183新利 。检查出一个怎么样网络研讨会而不是?另外,最近视频突出关键安全设计的易于理解的方法建立一个安全验证流程HLS +正式可以显著降低以及如何优化和调试时间使用SystemC加快验证



留下一个回复


(注意:这个名字会显示公开)

Baidu