身体意识到国有石油公司


更多的功能,更大的安全风险,和越来越复杂的集成IP和各种组件低于7海里增加所花费的时间和精力得到一个功能芯片出了门。在许多这样的设备,网络芯片各个组件之间的胶水,但它需要10%到12%的SoC的总面积。产品副总裁安迪夜莺米……»阅读更多

排位赛IP修订的重要性


设计知识产权(IP)的基本构建块是现代系统芯片(SoC)。随着soc的规模和复杂性的增加,使用设计的IP块也迅速增加,使模块化和重用的设计组件。设计的结果,使用IP快速增长在过去的十年。IP数据库包含许多观点和格式,w……»阅读更多

增加区分SoC值和减少IP集成时间


在最有效的SoC设计过程中,半导体公司设计自己的差异化的IP块,获得高质量的第三方知识产权,配置在一个SoC-optimized方式,并将所有模块集成到时钟的SoC的基础设施,电压供应,芯片上的缓冲记忆或寄存器,和测试电路。SoC设计团队定义和驱动器SoC-specific实现……»阅读更多

提高IP集成水平


IP块的数量和复杂性的增加,再加上改变架构和设计问题,开车需要新的工具,可以启用,在先进的自动化和优化集成芯片和包。电力、安全、验证和许多其他问题是横切关注点,他们使纯粹的分级方法困难。增加未来comp……»阅读更多

时间FMEDA重用?


设计师如何量化安全电子系统?通过一个或多个表称为失效模式、影响和诊断分析- FMEDA。事实上,一个FMEDA不需要一个表;它可以表现在脚本或其他形式,但一个表是最简单的方法的信息。认为一个IP FMEDA,这个概念很容易扩展到一个SoC (SoC)。T…»阅读更多

集成嵌入式FPGA很容易


芯片设计者们几十年来一直在整合软硬IPs——一些是容易集成和别人更加困难。但是eFPGA呢?这是一个相对较新的IP的IP景观和根据Gartner的数据,半导体的市场份额与eFPGA预计在2023年接近10美元b复合年增长率超过50%。所以,这就提出了一个问题……»阅读更多

收购精简SoC集成


去年年底Arteris IP封闭Magillem资产的收购,结合两家公司有一个使命:支持集成systems-on-chip (soc)互连结构层面和数据集成级别。加入军队的价值一直是吸引人的一段时间。从早期的两家公司,我们与客户共同工作和蒙特卡罗……»阅读更多

在欧洲DVClub IP集成验证


大多数人参与pre-silicon验证数字设计和电子设计自动化(EDA)知道的人在测试和验证方案(T&VS -现在收购Tessolve提供一个完整的超大规模集成和测试服务)。除了其他事情,他们组织验证期货(VF)在英国和欧洲DVClub会议会议。这些都是高度技术性的事件,与全…»阅读更多

缺口出现在系统集成


系统集成的挑战是不断变化的,但是现有的工具和方法并没有跟上这个任务。新的工具和流程需要处理全球概念,如电力和热能,不能在块级处理。我们可能进入一个新时代,知识产权作为硅的物理块,缺乏一个公认的流程将成为绊脚石。…»阅读更多

使高速并行转换器使用IP集成成功


尼尔·索伦森和Malini Narayanammoorthi互联网流量的卷继续飞速增长,并相应地要求并行转换器的速度增加。高速并行转换器玩网络链的不可分割的一部分,这些速度增加需要支持的带宽要求人工智能(AI),物联网(物联网),虚拟现实(VR)和更多…»阅读更多

←旧的文章
Baidu