博客评论:3月3日

与Python验证;扩展在LPDDR5X时钟频率;烤瓷巴克转换器;干燥的抵制。

受欢迎程度

西门子EDA的雷生活认为渐进主义的工程,从画电路过渡到写作RTL,和使用的下一个大的飞跃proxy-driven testbenches用Python编写的。

抑扬顿挫的Shyam沙玛看着关键变化从LPDDR5 LPDDR5X SDRAM标准、时钟频率扩展到包括937 mhz和1066 mhz导致max 7500吨/ s的数据传输速率和8533吨/ s。

Synopsys对此的Manmeet生活和Priyank Shukla说指向远程连接的重要性作为超大型数据中心转型快,奉承,更可伸缩的网络架构。

手臂的Benoit拉贝风挖到M0N0超低功耗单片机和巴克转换器的设计过程的操作主要是在脉冲频率调制模式。

林研究的富有智慧的概述了光致抗蚀剂及其在光刻过程中的作用,然后介绍了一种新的干抵制技术扩展可负担得起的和设计友好EUV模式未来流程节点。

一个赛灵思公司作者解释了合成标识时钟和其他控制信号从Verilog RTL代码当推断一个失败。

Aldec的Farhad Fallahlalehzari检查为什么使用fpga新毅力火星探测器的应用,如雷达收发机、导航系统、电机控制器、计算机视觉。

Ansys的杰米•古奇找到最好的方法处理日益复杂的产品设计是继续教育,从基本的工程原理具体电磁学等领域。

TechSearch国际大肠Jan Vardaman警告说,为IC基板包的短缺预计不会很快提高价格压力和低利润率已经削弱了衬底的供应商。

在半导体的黛博拉·赫伯特解释了激光雷达使用直接飞行时间技术测量距离对象和建立一个完整的三维点云的环境和主要的噪声来源,产生问题。

另外,查看最新的博客了系统与设计通讯:

技术编辑布莱恩•贝利认为,跳进讨论实现开源验证工具错过社区能做的最重要的事情之一。

Synopsys对此的秋阳吴警告说,大尺寸、物理重用和信号传播行为构成时机对人工智能芯片结果的挑战。

西门子EDA的约瑟夫Sawicki显示数字双胞胎从根本上提高集成电路的速度和完整性验证和确认周期。

抑扬顿挫的弗兰克Schirrmeister素描出数字双胞胎正在使用在半导体行业,从soc模型使他们的晶圆厂。

OneSpin的罗布·范Blommestein解释了领先企业如何实现IC的完整性。

Codasip的罗迪厄克特演示了如何使用一个处理器描述语言提高效率的修改和优化指令集。



留下一个回复


(注意:这个名字会显示公开)

Baidu