中文 英语

作者最新文章


如何确保IP在汹涌的SoC大海中漂浮


今天,一个典型的SoC包括数百个IP模块实例,包括数字和模拟。这些ip通常由供应商单独验证。在大型SoC中保证功能的负担通常留给SoC所有者。随着频率的增加、边际的收紧、集成电路的密集、新器件和新材料的出现,验证So…»阅读更多

电磁分析和验证:节省成本


SoC设计团队经常会问我们电磁分析和签收方法的好处。以下是一些重大“成本节约”的概述。利用EM串扰分析和终止方法,为设计人员提供了针对SOC中EM耦合风险的“保险单”。»阅读更多

最小化电磁串扰故障的风险


领先的半导体市场,如汽车、机器学习、大规模计算和网络,正在推动对高密度芯片的需求,这些芯片集成了高性能数字核心和敏感的模拟/射频IP,同时以尽可能低的功率和最快的带宽运行。这些趋势增加了对电磁耦合的敏感性,并要求设计人员对电磁耦合进行优化。»阅读更多

更加重视电感和电磁效应


随着频率的增加、边际的收紧、集成电路的致密化、新设备和材料的出现,包括磁/感应效应在内的全电磁分析的必要性正成为该行业的一个基本问题。何时何地应包括全面的电磁验证?在开发过程中,一些主要的芯片故障是否可以归因于忽视…»阅读更多

是时候认真对待电感和电磁对soc的影响了吗?


电磁(EM)串扰对SoC性能的影响多年来一直是讨论的话题,但设计人员在SoC设计实践中对EM串扰检测和避免的重视程度如何?随着对更快带宽、更低功耗和更高密度电子系统的需求不断增长,难道不是时候认真对待电感和EM效应了吗?这个话题将…»阅读更多

低功耗设计中的电磁串扰问题


作者:Magdy Abadir, Padelis Papadopoulos和Yehea Ismail
功耗仍然是高性能移动电子产品的关键设计指标。为了满足激进的功耗预算目标,如今的芯片需要在极低的功耗水平下运行,这增加了关键信号对电磁(EM)串扰效应的敏感性。因为一个低功率的所以…»阅读更多

IP电磁串扰需要上下文签收


技术扩展的持续进步正在使人工智能、自动驾驶汽车和5G通信等高性能应用市场的出现成为可能。这些电子系统以多ghz的速度运行,同时消耗尽可能低的功率,几乎没有出错的余地。这些系统中的芯片非常……»阅读更多

为什么电感对面积、功率和性能都有好处


对于在先进技术节点上设计的芯片,互连是延迟、功耗和可靠性的主要贡献者。时钟树、配电网络和宽总线等主要互连在芯片故障机制中发挥着重要作用,如抖动、噪声耦合、配电下降和电迁移. ...»阅读更多

为电磁相声挑战做准备


电磁(EM)耦合/噪声并不是一个新现象,但随着带宽的增加和尺寸的减小,以及当今电子系统的低功耗需求,使EM串扰成为一个一级挑战。在10GHz+的时钟频率和10Gbps+的数据速率下,以前可以安全忽略的寄生电感和电感耦合已经不再是…»阅读更多

SoC电磁串扰:从工具的角度


大多数商业电磁(EM)解算器都受到它们所能处理的设计尺寸的限制,或者它们可能需要非常大量的时间或内存来执行任务。这些容量、内存或运行时的限制通常会导致丢失有关设计和周围环境的重要细节,这在许多情况下可以掩盖EM串扰的影响,或可能导致wr…»阅读更多

←老帖子
Baidu