周评:设计,低功耗

FPGA联合开发工具包;FPGA原型;RISC-V合规套件。

受欢迎程度

Aldec推出了HES-MPF500-M2S150开发工具包的早期共同发展和co-verification fpga的嵌入式系统的硬件和软件将使用设备从两个或两个芯片的PolarFire或SmartFusion2家庭。HES-MPF500-M2S150开发工具包功能芯片的低功耗PolarFire MPF500T FCG1152 FPGA, 481 k元素逻辑,数学1480块,33兆比特的内存,和584 I / o,以及SmartFusion2 M2S150 FPGA,使用嵌入式Arm Cortex-M3单片机子系统DDR3内存控制器。两个fpga通过直接I / Os和连接两个设备访问,通过作为PCIe开关,作为PCIe x4 Gen2边缘连接器;这个开关,允许fpga共同或独立。

S2C首次亮相其新S10 10米神童逻辑系统基于FPGA原型设备的家庭英特尔Stratix 10 GX 10 m FPGA可以在单一的双核或四FPGA配置。单一S10 10米神童逻辑系统立即发货,支持多达1.4 Gbps的通用I / O,和17.4 Gbps高速收发器。支持USB或以太网远程管理功能,包括FPGA配置电源开/关/回收,美德UART的调试,系统监控,以及识别存在的特定的神童女儿卡,和远程测试与自动识别技术。

治之更新RISC-V合规测试套件RV32I基地RISC-V配置提供指令的功能覆盖近100%。合规管理套件是可用的RISC-V基金会GitHub库对合规管理任务组。治之还更新了其免费RISC-V开放虚拟平台模拟器(riscvOVPsim)作为参考指令集仿真器为用户和开发人员的合规套件。

Silex的洞察力添加两个新的视频编解码器从拜耳IPs使用原始输入滤波器(CFA)编解码器阵容。该公司表示原始拜耳数据是一个有效的方式获取颜色信息作为文件数据相比,它有一个实质性的减少整个光栅RGB / YUV等效(压缩),和目标大范围的图像传感器从机器视觉应用,无人机和移动,专业相机。编解码器的IP有两种不同的变体,JPEG 2000年作为一个健壮的高质量视频编解码器和VC-2总部一个轻量级slice-based视频编解码器。他们可以处理任何决议,包括24 k传感器,支持与16位的传感器和一个用户定义的压缩比。

事件
查看即将到来183新利 :Accellera将召开工作组会议上提出一个潜在的FMEDA工具的互操作性标准12月6日在慕尼黑,NXP德国。RISC-V峰会会谈将包括,世博会,和教程在公开ISA 12月10 - 12日在圣何塞,CA。明年,DesignCon将1月28 - 30在圣克拉拉,CA,专注于董事会和高速通信的设计。



留下一个回复


(注意:这个名字会显示公开)

Baidu