周评:设计,低功耗

推测在边缘;RISC-V 64位嵌入式;电源管理IP。

受欢迎程度

知识产权
Flex Logix首次亮相新InferX X1边缘推理协同处理器,它包含了从eFPGAs和互连技术inference-optimized nnMAX集群。芯片边缘应用程序中侧重于高吞吐量与单个DRAM和边缘小批量大小的应用程序进行了优化,通常只有一个相机/传感器。InferX X1将作为边缘芯片设备和半高,作为PCIe卡半身的边缘服务器和网关。它是程序使用nnMAX编译器将Tensorflow Lite或ONNX模型。推理引擎的内部体系结构是对用户隐藏。它支持整数8,16和bfloat 16数字能够在混合层以及Winograd转换为整数8为常见的卷积操作模式。

波计算拔开瓶塞TritonAI 64人工智能平台,提供8-to-32-bit基于整数支持高性能AI推论的边缘。它还包括bfloat16和32位在未来基于浮动点支持边训练。功能包括一个MIPS 64位SIMD引擎,结合波的数据流和tensor-based可配置技术。附加功能包括访问MIPS IDE以及基于linux的TensorFlow编程环境。

SiFive推出了S2的核心IP系列电力,area-constrained高性能64位嵌入式应用程序,提供一个不间断低功耗CPU可以结合高性能开关只有当应用程序的CPU性能的需求。第一个IP, S21、基于RV64IMAC ISA,包括64位AXI港口、机器和用户模式与4地区物理内存保护,和强度管道同步指令和数据访问。S2系列将提供一个可定制的核心IP系列的形式以及标准的核心。

Vidatronic宣布一系列集成的电源管理装置(PMU) IP核与射频集成优化,无线,NB-IoT asic和出类拔萃。融入一个ASIC或SoC,核心可以分别在其他应用程序中使用。系列低压差稳压器(LDO)包含一个双模Vidatronic电力淬火技术,巴克电源转换器,一个低功耗电压参考,高精度带隙参考和双电源开关。IP silicon-proven台积电的40纳米的过程。

事件
DAC 2019:6月2 - 6在拉斯维加斯,NV。会展包括一系列的跟踪,包括去年的机器学习/人工智能。显示层,设计基础设施巷将返回第二年。免费注册现在开放参加展览、演讲,由阿凡达集成系统,ClioSoft Truechip。

西方ES的设计:7月9 - 11在旧金山,新的会议侧重于IP, EDA,嵌入式软件、设计服务和基础设施。还有一个专门的会议,将会有演讲和面板显示层。委托人提出的联盟,会议是与西方半导体共存。



留下一个回复


(注意:这个名字会显示公开)

Baidu