周评:设计

Synopsys对此购买OTP NVM制造商Sidense;ArterisIP购买iNoCs资产;定制eFPGA块;新的SystemC库;为模拟重用。

受欢迎程度

并购
Synopsys对此收购了Sidense的提供者antifuse一次性可编程(OTP)非易失性存储器(NVM)标准逻辑CMOS工艺。在加拿大Sidense成立于2004年。交易条款没有披露。

ArterisIP收购了软件和知识产权的权利iNoCs的提供者network-on-chip IP和设计工具。成立于2007年,瑞士公司剥离出来的研究从欧洲斯坦福大学、博洛尼亚大学和率先的当时的新兴NoC互连拓扑合成领域知识产权市场。条款没有披露。

知识产权
Achronix宣布它将创建优化,自定义块eFPGA IP客户。块硬重复函数性能瓶颈和/或区域。

Rambus验证Rambus DDR4 PHY和互操作性手臂CoreLink dmc - 620动态内存控制器。针对基于arm的数据中心,这两个IP块提供3200 Mbps的。

Corigine发布USB 3.1 Gen 2 PC主机和设备控制器IP。IP符合USB超音速+和被USB的认证。3.1 Gen 2 PHY M31技术也认证28 nm。

快板深静脉血栓形成拔开瓶塞新的编码器IPs。AL-E110编码器IP有一个新的缓存架构一个较小的区域,目标高端视频应用程序和支持h / AVC, H.265 / HEVC VP9视频格式和JPEG静态图像。一个轻量级版本也可以。

交易
日本电装许可手臂的Cortex-R52处理器用于参考平台自动驾驶系统和车辆控制。

广岛大学采用抑扬顿挫的视觉P6 DSP为卷积神经网络(CNN)处理和支持向量机(SVM)分类发展的结直肠内窥镜图像的计算机辅助诊断系统。系统在节奏的FPGA原型验证平台。

标准
Accellera发表一个新的图书馆SystemC核心语言的版本。2.3.2 SystemC概念证明图书馆增加了现代c++支持,一个扩展层次名称注册,一个新的共同基类tlm - 2.0套接字、新转换函数的时间值和字符串,和修改了构建系统支持额外的编译器和平台。新图书馆是完全兼容IEEE Std。1666 - 2011年,通过IEEE得到项目。

公众评论时期便携式刺激规范已经扩展到10月30日。规范定义了一个标准的机制来验证意图和行为的规范,将可重用目标平台和允许自动化测试生成的一个新的领域特定语言和c++类库。的早期版本从Accellera是可用的。

数字
塔利亚设计自动化完成865美元(£640 k)资助,由现有的投资者麦西亚基金经理金融威尔士。成立于2011年,塔利亚为模拟IP重用提供了工具,设计迁移和创造导数,将使用资金来扩大其客户基础和雇佣更多的模拟集成电路开发人员。

市场研究公司集成电路的见解提高了2017集成电路市场成长率预估至22%,由于DRAM和NAND闪存市场的繁荣。该公司预计今年大幅增加77% DRAM ASP,驾驶DRAM市场2017年增长74%。总内存市场在2017年预计将增加58%与另一个预测2018年增长11%。扣除DRAM和NAND, IC行业预计将增长9%。


罗伯·a . Rutenbar博士高级副总理,匹兹堡大学的研究授予2017年菲尔·考夫曼奖他的贡献为模拟和混合信号设计的算法和工具。他还创立Neolinear,模拟工具公司收购节奏。

eSilicon推出了六个月的强化训练课程专注于finFET ASIC设计,测试,验证,和包装在布加勒斯特,罗马尼亚。它是开放大学毕业的学生和毕业生。

事件
手臂TechCon:10月24 - 26日在圣克拉拉,CA。手臂ecosystem-focused会议功能的关键提示从手臂的主题的价值物联网数据最先进的硅过程技术。邀请演讲者Stacey Higginbotham,玛丽艾肯,杰西卡·巴克将讨论物联网面临的关键挑战,为什么需要更多的以人为中心的方法在设计安全。



留下一个回复


(注意:这个名字会显示公开)

Baidu