中文 英语

的巨大变化信号作为PCIe 6.0


PCI Express(作为PCIe)是一个标准的电脑世界,像以太网,数量远远超出了原来的应用程序空间。由于其效用和规模经济,作为PCIe已经找到了在物联网的应用,汽车、测试和测量、医学等等。是作为PCIe推动NRZ信号扩展,越来越高的水平达到32 gigatransfers / s…»阅读更多

以太网标准:IP和超越


以太网是ubiquitous-it定义互联网的核心技术,是连接世界,人们无法想象的方式甚至一代。HPC集群正致力于解决人类所面临的最具挑战性的问题是云计算服务托管的许多应用程序工作负载在这些问题。同时选择网络下文……»阅读更多

更多的错误,修正在记忆


任何类型的记忆一些细胞变小,误比特率增加由于低利润率和过程变化。这可以使用纠错处理占并纠正一些错误,但更复杂的纠错码(ECC),它需要更多的硅区域,进而推高了成本。鉴于这一趋势,成本的迫在眉睫的问题是……»阅读更多

Retimers取代Redrivers成为信号的速度增加


Retimers正在经历复兴作为新的redrivers PHY协议过于苛刻。Redrivers和retimers都被用于扩展有线信号达到多年来。但redrivers主导这个空间由于其相对简单,成本较低。平衡正开始改变。“调整时间是三件事没有人希望在他们的系统-区域,成本,…»阅读更多

准备一个高效转移到PCI Express 6.0设计与优化的IP


PCI Express(作为PCIe) 6.0技术与关键变化将带来挑战,高性能计算,人工智能,和存储芯片系统(SoC)设计人员将面临。本文提供了设计师的总结重大变化以及如何处理,以确保顺利和成功过渡到作为PCIe 6.0。作为PCIe 6.0的三个主要变化,设计师娘家姓的……»阅读更多

PAM-4之后是什么?


(这是一个部分系列的第2部分。第1部分可以在这里找到。)高速物理信号的未来是不确定的。虽然PAM-4仍然是今天的一个重要标准,人们普遍争论PAM-8是否会成功。这种影响从下一个瓶颈可能会出现在哪里,最好的解决方法,如何芯片,系统和p…»阅读更多

高速信号向下钻取


芯片互连标准最近收到了很多关注,与并行版本chiplets增殖和串行版本迁移到更高的速度。这些互连方案的最低级的特点是物理信号格式。几十年来一直在NRZ静态(不归零制),改变正在进行中。说:“可能会出现多个方法禁闭室……»阅读更多

Die-To-Die连接


Synopsys对此Manmeet生活,高级产品营销经理与半导体工程如何die-to-die通信正在改变摩尔定律放缓,新的用例,如高性能计算,AI soc,光学模块,权衡不同的应用程序。对半导体工程视频感兴趣吗?注册为我们的YouTu……»阅读更多

虚拟包提高信号的完整性


并行转换器的112 Gb / s的一代已经带来了过度包装内的损失,损失5星展银行在每个单片包。这个损失显著降低这些并行转换器的有效性。MCM技术已经发展到使用70毫米是例行公事包。反水雷舰Non-interposer轻易可以使用20或更多chiplets,加上大死了,可以使用被动者。这些反水雷舰低……»阅读更多

并行转换器为Chiplets


XSR 56 g和112 g互操作性协议(IAs)宣布的OIF旨在涵盖一个通道组成的一对50毫米。的主要应用程序定义XSR并行转换器芯片连接到“附近”光学引擎。因为这些渠道的要求不太严格的比他们长到频道,XSR并行转换器将权力较低……»阅读更多

←旧的文章
Baidu