中文 英语

异构汽车包装设计的方法和过程


作为汽车半导体的领先供应商,意法半导体必须继续快速发展,开发和提供领先的解决方案。采用包装设计作为系统创新的一部分,要求意法半导体后端制造技术研发组织拥抱产品开发的关键驱动力。在汽车领域,包装设计师需要……»阅读更多

现实地看待人工智能


如今,人工智能(AI)的话题无处不在,无论是在新闻中还是在科普节目中。人工智能方法帮助人们做出决策的可能性正在迅速增加。主要有三个原因:新的AI方法(深度学习、强化学习)的发展;连续的…»阅读更多

澄清语言/方法的混淆


从事现代大型FPGA设计的工程师面临着多重挑战:不断变化的语言、方法和实现它们的工具。事实上,现在许多设计同时包含硬件和软件,这只会增加混乱。这份文件试图澄清这一情况。点击这里阅读更多。»阅读更多

寻找电源故障


在执行特定功能时,您的设计要消耗多少功率?对于许多设计来说,正确把握这个数字可能会导致成功与失败,但知道正确的数字并不像听起来那么容易。功率分析所预测的结果与硅的消耗之间仍然存在着巨大的差距。一旦已知的差距被填补,新的挑战和要求就会被提出……»阅读更多

通用验证方法失去动力


在过去十年左右的时间里,通用验证方法(UVM)一直是整个EDA行业所支持的事实上的验证方法。但随着芯片变得越来越异构、越来越复杂、越来越大,UVM正在失去动力。共识是需要一些基本的改变,将工具提升到一个抽象级别,并使它们更加方便。»阅读更多

不可避免的错误


bug逃脱是不可避免的吗?这是Oski Technology最近向一群行业专家提出的基本问题。参与者主要是模拟专家,在许多情况下,他们帮助指导一些最大的系统公司的验证方向。为了促进自由讨论,所有的评论都是匿名的,浓缩了该党的主要思想。»阅读更多

重新定义设备故障


5nm或3nm芯片真的能在几十年后达到规格吗?答案是肯定的,但不是用传统的方法来设计、制造或测试这些芯片。在接下来的几个工艺节点上,45nm以来开发的所有变通方法和解决方案都不一定适用。在早期的finFET过程中,例如,新的晶体管结构提供了一个巨大的集成电路。»阅读更多

使用SystemC加速验证


OneSpin Solutions的高级副总裁Brett Cline解释了如何在高级综合流程中添加形式化验证可以将优化和调试所花费的时间减少约三分之二,为什么需要在RTL之前做好这一点,从初始化、内存越界和其他在模拟中难以发现的问题开始。»阅读更多

抽象的验证


验证依赖于关注点的分离。否则任务就没完没了。有时我们不假思索地这么做,但作为一个行业,我们从来没有设法完全定义它,从而使它成为一种被接受和信任的方法。当我们把抽象性引入画面时,这一点变得尤其正确。虚拟原型意味着真实的行为,但也可能有时间限制。»阅读更多

5/3nm工艺的IP管理与开发


迁移到新的流程节点的复杂性日益增加,这使得创建、管理和重用IP变得更加困难。在平面实现和高级封装中,随着密度的增加,有更多的规则、更多的数据需要管理,以及更多的潜在交互。随着设计转向5nm和3nm,以及加速器等更多异构组件的出现,问题只会变得更糟。»阅读更多

←老帖子
Baidu