优势,劣势,和fpga的用例


技术论文题为“现代架构与fpga数据处理”是瑞士苏黎世联邦理工学院的研究人员发表的。文摘:“趋势硬件、云的患病率和高要求应用程序的崛起带来了专业化的时代,这是快速改变大规模数据处理的方式。这些变化很可能会继续,加快在未来……»阅读更多

自动化工具流从特定于域的语言生成HBM-Equipped fpga大规模并行加速器


新技术论文题为“自动创建领域特定语言的高带宽内存架构:计算流体动力学的情况下“被米兰理工大学的研究人员发表和TU德累斯顿。摘要国家”在本文中,我们提出一个自动化工具流从一个领域特定语言对张量表达式生成大规模并行加速者……»阅读更多

使用正式的验证优化HLS-Produced电路(苏黎世联邦理工学院)


新技术论文题为“消除过度活力数据流电路使用模型检查”是瑞士苏黎世联邦理工学院的研究人员发表的。抽象的“最近HLS努力探索动态调度的一代,从高层代码数据流电路;在运行时他们的适应能力安排特定数据和控制结果承诺性能优越standar……»阅读更多

封闭的EDA的结束


在之前的生活,我是一个大型EDA公司技术专家。我最主要的责任之一在那个位置跟很多客户来识别他们的痛点,和新的工具我们可以开发,缓解他们的问题。你可能会认为这是一项简单的任务,但它确实并非如此。例如,如果你问一个开发者最大frus……»阅读更多

FPGA设计加速器


这个研究论文题为“高级合成对fpga硬件设计加速器:模型、方法、和框架”由意大利研究人员发表degli研究di的里雅斯特(意大利),所de San Luis(阿根廷),和总部设在Abdus Salam国际理论物理中心(意大利)。根据论文的文摘”,本文提出了调查……»阅读更多

异构冗余电路fpga的设计方法


新的研究论文题为“评价Directive-based异构冗余功能安全系统在fpga设计方法”从长崎大学的研究人员。抽象(部分)”在这篇文章中,我们现在和评估两个异构冗余电路fpga的设计方法:资源级别的方法,olympian方法。资源级别方法foc……»阅读更多

向民主化IC设计和自定义的计算


集成电路(IC)设计通常被认为是一个“魔法”,只局限于那些拥有高级学位或年电气工程的培训。考虑到半导体行业正在努力扩大其劳动力,集成电路设计必须变得更容易。定制的利益计算的通用计算机被广泛使用,但其性能即兴表演……»阅读更多

高级合成:还是硬件设计


硬件设计使用HLS没有不同于典型的ASIC / FPGA设计流程除了使用c++ / SystemC连同HLS创建RTL而不是手工编码。使用HLS的优势是,它加速了RTL创建时间和减少验证时间通过产生bug RTL迅速从一个完全验证了c++ / SystemC源。误解依然存在…»阅读更多

增量式设计分解


在过去的二十年里,大多数设计增量。他们在之前的设计,依赖IP使用杠杆,IP经常是由第三方。但是越来越多的问题的方法,特别是在先进节点后端问题和“左移位”的影响从重用减少储蓄。IP重用已经确立的价值……»阅读更多

结构与功能


当工作在一篇关于PLM和半导体,我审查一个最喜欢的话题从我的天在EDA开发,验证和确认。我建立广泛的演讲,试图说服人们在EDA行业,以及客户的优势做一个自上而下的功能建模和分析。V图,每个人都使用是有缺陷的,…»阅读更多

←旧的文章
Baidu