中文 英语

周回顾:设计,低功耗


Tools & IP Imperas Software推出了RISC-V验证接口(RVVI)。开放标准和方法可以适应RISC-V规范中允许的任何配置。RVVI定义了RTL、参考模型和试验台之间的接口,用于RISC-V设计验证,目的是使RISC-V处理器DV可重用。它支持多哈特、超标量和输出…»阅读更多

周回顾:汽车,安全,普适计算


Automotive SGS-TÜV Saar认证了Cadence的Tensilica Xtensa处理器与FlexLock符合ISO 26262:2018标准到ASIL-D级别。新的FlexLock特性是认证的关键,因为它支持lockstep,这是一种容错方法,可以同时在两个核心上运行相同的操作,然后比较输出。输出中的任何差异都可以检查问题……»阅读更多

Baidu