网络安全与FPGA的设备


网络安全技术论文题为“调查FPGA设计策略”提出了通过拉瓦尔大学的研究人员发现,加拿大。文摘(部分):“提出了一个关键文献综述在安全方面的现场可编程门阵列(FPGA)设备。通过可重构FPGA器件呈现独特的挑战,网络安全的本质。本文也支付sp…»阅读更多

对特定领域的EDA


更多的公司似乎创建自定义EDA工具,但还不清楚这种趋势正在加速,主流EDA行业意味着什么。只要有改变,有机会。变化可能来自新的抽象,新的优化的选择,或者新的限制强加在一个工具或流。例如,摩尔定律的放缓意味着足够的食物……»阅读更多

硬件FPGA实现随机Gumber生成器


一个新的研究论文发表的题为“FPGA随机数生成器”约翰霍普金斯大学的研究员。根据论文的文摘:“这篇论文提供了一个概念验证创建verilog-based硬件设计,利用随机测量和加扰算法生成32位随机同步和一个时钟周期内field-programmable-gate-arr……»阅读更多

FPGA设计加速器


这个研究论文题为“高级合成对fpga硬件设计加速器:模型、方法、和框架”由意大利研究人员发表degli研究di的里雅斯特(意大利),所de San Luis(阿根廷),和总部设在Abdus Salam国际理论物理中心(意大利)。根据论文的文摘”,本文提出了调查……»阅读更多

快速和灵活的fpga NoC混合仿真


来自亚琛工业大学和奥拓-冯-格里克马格德堡大学的研究人员发表了一个新的技术论文题为“EmuNoC:混合仿真的快速和灵活的Network-on-Chip fpga原型。”Abstract: "Networks-on-Chips (NoCs) recently became widely used, from multi-core CPUs to edge-AI accelerators. Emulation on FPGAs promises to accelerate their RTL modeling co...»阅读更多

SW / HW框架GASNet-enabled FPGA硬件加速基础设施


韩科院的研究人员和Flapmax新技术论文发表题为“FSHMEM:支持分区全局地址空间为大规模fpga硬件加速基础设施。”Abstract "By providing highly efficient one-sided communication with globally shared memory space, Partitioned Global Address Space (PGAS) has become one of the most promising parallel computing model...»阅读更多

异构冗余电路fpga的设计方法


新的研究论文题为“评价Directive-based异构冗余功能安全系统在fpga设计方法”从长崎大学的研究人员。抽象(部分)”在这篇文章中,我们现在和评估两个异构冗余电路fpga的设计方法:资源级别的方法,olympian方法。资源级别方法foc……»阅读更多

Delay-based PUF Chiplets来验证系统的完整性


新技术论文题为“知道时间死——完整性检查零信任使用Between-Die延迟PUFs Chiplet-based系统”由麻萨诸塞州大学的研究人员阿默斯特马,抽象的(部分):”在本文中,我们提出一个delay-based PUF chiplets来验证系统的完整性。我们的技术允许单个chiplet发起一个协议与邻国来衡量联合国…»阅读更多

eFPGAs 10倍的力量和成本优势


eFPGA附近地区将胜过FPGA附近地区在不久的将来,因为都内置了可重构逻辑芯片的优点:降低成本,降低功率,并提高了性能。许多系统使用fpga,因为他们是更有效的比处理器并行处理和可编程与应用程序特定的协同处理器或加速器通常发现在哒……»阅读更多

你德累斯顿:基于题目为异构多核架构RISC-V处理器适合FPGA平台


新技术论文题为“敏捷:基于题目的一种自适应异构许多核心架构RISC-V处理器”从德累斯顿科技Universitaet研究员(TU德累斯顿)。部分摘要:“在这工作,提出了敏捷作为自适应tile-base许多核心架构基于异构RISC-V处理器。该建议的体系结构由模块化和可适应的叫……»阅读更多

←旧的文章 新帖子→
Baidu