技术论文

一个Chiplet-Based FHE加速器设计使可伸缩性和更高的吞吐量

受欢迎程度

技术论文题为“里德:Chiplet-Based可伸缩的硬件加速器完全同态加密”格拉茨大学的研究人员发表的技术和三星先进技术研究院的。

文摘:

“完全同态加密(FHE)已经成为一种很有前途的技术处理加密数据,而不需要解密。尽管它的潜力,它的实际实现,由于大量的计算开销也面临挑战。为了解决这个问题,我们提出第一个chiplet-based FHE加速器设计的芦苇,这使得可伸缩性和提供高吞吐量,从而提高同态加密部署在真实的场景中。它把著名的晶片产量问题在制造这将对生产成本造成很大的影响。与最先进的方法,我们也解决数据交换开销,提出了一个非阻塞inter-chiplet传播策略。我们把小说管线式数论变换和自同构技术,利用并行性和提供高吞吐量。

实验结果表明芦苇2.5 d集成电路消耗177平方毫米的芯片面积,82.5 W平均功率7纳米技术,并达到一个令人印象深刻的速度高达5982×相比CPU(24核2×英特尔X5690),和2×更好的能源效率和50 \ %降低开发成本比最先进的ASIC加速器。评估其实际影响,我们第一个基准加密的深层神经网络训练。总的来说,这项工作成功地提高了完全同态加密的实用性和部署在真实场景中。”

找到技术论文。2023年8月出版(预印本)。

Aikata Aikata艾哈迈德•莫特,Sunmin Kwon Sujoy Sinha格言德里亚宾,罗伊。“里德:Chiplet-Based可伸缩的硬件加速器完全同态加密。“密码学ePrint存档,纸2023/1190,2023。https://eprint.iacr.org/2023/1190。

相关阅读
Chiplet电子书
电子书:Chiplets可能是半导体行业的最严重的挑战,但他们是最好的前进道路。
Chiplet安全风险被低估
的大小安全挑战商业chiplets令人生畏。



留下一个回复


(注意:这个名字会显示公开)

Baidu