系统与设计
的意见

提高DFT与仿真验证和实现上市目标

验证DFT电路和测试模式是至关重要的,但仿真需要太长了。

受欢迎程度

如果所有的DFT验证你的下一个大芯片tape-out之前就可以完成吗?这个“左移位”快捷键的DFT验证消除需要验证和支持更多类型的验证。更快和更早的DFT验证的好处包括更高的“黄金”RTL的信心,消除DFT tape-out的关键路径,更可预测的上市时间。

DFT电路和测试模式是通过门电路级仿真验证。这包括验证测试数据的正确性以及扫描链的完整性,BIST结构功能,和压缩/解压逻辑。但由于今天soc的规模和复杂性,传统的基于DFT验证过程变得不合理地慢,把DFT验证项目的关键路径。芯片经常贴出以最小的DFT验证,从而增加的风险未发现的问题DFT-issues可以减少产量和影响芯片的可靠性。可靠性问题导致失败,未得到认可的来源收入损失和终端客户的愤怒。

通过使用硬件加速模拟,即模拟、DFT验证完成faster-much更快,运行时在图1中显示的比较。继续,让测试尽可能全面,没有捷径。你甚至可以让你的DFT网表节能UPF值或基于自由构造和执行准确的静态和动态测量。通过仿真来验证DFT tape-out扫清了关键路径,消除了不确定性和风险,一个错误会使设计不可测试,并提高你的芯片在实验室提出的所有DFT模式是根据最终芯片网表进行验证。

图1对比图表选择1

图1:仿真运行时和比较快速地借助硬件仿真运行时。

因为它还支持标准的文件格式,导师的快速的DFT应用互操作与其他工具。DFT应用程序无缝地符合快速地生态系统使其他强大的应用程序和功能在DFT的背景下基础设施验证。例如,在快速的系统,你也可以在扫描期间启用能力评估转向检查电力基础设施。

这是它是如何工作的。

快速的DFT硬件仿真过程带来了一些变化。一个变化是在编译流,另一个是在运行时执行。

第一步是编译相关的文件。编译步骤如图2所示。

图2快速的DFT编译

图2:快速地编译生成一个DFT testbench和模拟测试设备的表示。

你需要:

  • 添加到现有的DFT快速地配置文件编译器选项和控制选项。
  • 一个DFT-inserted门电路级设计。testbench应用模式和比较逻辑是快速的编译器自动生成的。
  • 一个行业标准文件,包括设计的IO配置,保修期内时钟信息,测试向量。

快速的编译器创建的输出:

  • 逻辑从金钥匙文件读取测试向量在仿真运行。
  • 结构描述DUT的门电路级网表和DFT testbench。

图3快速的DFT运行时

图3:DFT验证运行时期间,还快速地读取测试向量的文件,使他们通过DFT testbench和执行模式设计表示。

下一步是模拟运行时,如图3所示。你地图设计和testbench到模拟器。快速的DFT金钥匙文件读取测试向量。然后将测试向量通过testbench发送到DUT模拟器,执行完整的模式设置DFT验证。输出被发送回检查器(也在编译步骤创建)在主机电脑。快速地捕捉miscompares DFT创建一个日志文件。如果DUT的描述性的组件不改变,还多个模式可以在单个编译数据库上运行。

快速的编译器技术自动生成DFT testbench还和读取标准的文件,这使得整个流程易于使用和完全兼容模拟。所以你可以重用相同的流从模拟仿真,运行快几个数量级。早些时候完成DFT验证和更快的翻译也成为更好的验证测试结构和模式。了解更多关于导师的DFT快速的应用白皮书



留下一个回复


(注意:这个名字会显示公开)

Baidu