周评:设计,低功耗

112克XSR / USR PHY IP;云的签收;开源FPGA的工具。

受欢迎程度

工具和知识产权
Rambus首次亮相112克XSR / USR PHY IP在台积电N7 7海里的过程。PHY IP使die-to-die和die-to-optical引擎连接chiplets和co-packaged光学瞄准数据中心,网络,5 g, HPC和AI /毫升的应用程序。它已被证实在硅超过cei的范围/误码性能- 112 g XSR规范和支持NRZ和PAM-4信号在不同的数据速率。

这两个节奏Synopsys对此一起工作台积电微软以提高性能验收工具运行在微软Azure。

抑扬顿挫的颞部时间签收150台机器解决方案提供可伸缩性和2 x减少时间机器成本签收,而Quantus提取解决方案演示了通过64 cpu使用multi-corner提取近似线性可伸缩性。

Synopsys对此的黄金时段静态时序分析和StarRC寄生提取工具吞吐量提高了大规模并行运行在成百上千的机器,和节约成本在单个机器上运行多个场景,与数百万门测试时使用台积电它们被设计过程和Azure的Edsv4-series计算实例。

手臂更新马里驱动程序开发包(DDK)支持汽车数字驾驶舱的关键需求用例与马里gpu。更新提供了新的虚拟化支持能力之间的GPU资源共享多个图片丰富应用程序运行独立的虚拟机。可以使用虚拟化功能跨多个操作系统和虚拟机监控程序和应用程序被设计成看不见的。

QuickLogic拔开瓶塞其QORC (QuickLogic开放可重构计算)倡议支持完全开源开发工具套件的单片机,FPGA设备和eFPGA技术。开发的AntmicroQuickLogic和合作谷歌,最初的开放源码开发工具包括完整的支持其EOS S3低功率的声音和传感器处理单片机与嵌入式FPGA及其PolarPro 3 e离散FPGA的家庭。支持附加QuickLogic产品将被添加在接下来的几个月里。

西门子扩大首都的电力系统软件,添加电子/电气系统开发功能,包括对软件架构的支持,通信网络,AUTOSAR嵌入式软件兼容。

Silex的洞察力添加两个新变种的FIPS 140 - 2验证密码协处理器的IP。紧凑设计设备和严格的权力和区域的限制,而保费增加了支持一个孤立的硬件键除了标准的特性。

协议和认证
Ambarella使用导师的Tessent安全测试系统以满足在系统测试需求和实现ISO 26262 ASIL目标CV22FS和CV2FS汽车相机SoC。Ambarella引用节省时间的特性,帮助快速和成本有效地实现设计目标。

几个Synopsys对此融合设计平台和验证连续平台产品合格的并可以通过三星的安全云设计平台。这允许客户主机安全云设计平台的许可和使用它们随着三星铸造的过程附带在一个安全的环境。

事件
许多会议已经被取消了,用在后面的,或者搬到网上。每次在我们找出发生了什么183新利 。检查出一个怎么样网络研讨会而不是?或者查看我们的最新芯片基础视频,不同级别的互联在芯片级,这解释了不同层会影响系统性能。

DAC将是一个虚拟事件今年。它仍将发生7月19日- 23日,2020年。在今年的什么新内容和重点。关键提示事件将覆盖系统看半导体技术,RISC-V革命,圆片规模深度学习加速器,并展望6克。



留下一个回复


(注意:这个名字会显示公开)

Baidu