硬件木马目标一致性系统Chiplets(德州农工大学/纽约大学)


技术论文题为“硬件木马威胁缓存一致性在现代2.5 d Chiplet系统”是由德州农工大学和纽约大学的研究人员出版。文摘:“为行业走向chiplet-based设计,硬件木马的插入对这些系统的安全构成重大威胁。这些系统严重依赖相干数据的缓存一致性communic……»阅读更多

平面:一个可编程的加速器Near-Memory数据重排


许多应用程序使用不规则和稀疏内存访问,不能利用现有缓存层次结构的高性能处理器。为了解决这个问题,数据布局(DLT)技术重新排列稀疏数据转变成一个密集的代表,提高位置和缓存的利用率。然而,之前的提议在这个空间无法提供一个设计与m (i)尺度…»阅读更多

设置自由从管理DRAM内存控制器维护行动(苏黎世联邦理工学院)


新技术论文题为“自我管理的DRAM芯片的理由:提高性能、效率、可靠性和安全性通过自主DRAM中维护操作”是瑞士苏黎世联邦理工学院的研究人员发表的。文摘:“当前DRAM芯片的刚性界面处完全负责DRAM内存控制器控制。即使DRAM维护操作,用于在…»阅读更多

Baidu