中文 英语

汽车mcu: LBIST功能的数字孪生


英飞凌科技、不来梅大学和DFKI公司的研究人员撰写了一篇题为“使用数字双胞胎的汽车微控制器的新型LBIST签名计算方法”的新技术论文。摘要LBIST已被证明是实现汽车微控制器功能安全目标的有效措施。由于最近各种各样的创新fea…»阅读更多

RISC-V CVA6内核支持硬件虚拟化


一篇题为“CVA6 RISC-V虚拟化:架构、微架构和设计空间探索”的新技术论文由葡萄牙米尼奥大学、博洛尼亚大学和苏黎世联邦理工学院的研究人员撰写。摘要摘录:“在本文中,我们描述了我们在RISC-V CVA6核心中硬件虚拟化支持方面的工作。我们的贡献是多方面的,包括亚基岩…»阅读更多

缓解高性能计算中的静默数据损坏


爱荷华大学百度Security和阿贡国家实验室的研究人员发表了一篇题为“跨多个程序输入减轻高性能计算应用程序中的无声数据损坏”的新技术论文。这篇论文入围了SC22的最佳论文决赛。研究人员“提出了MinpSID,这是一个自动的SID框架,可以自动识别和重新优先级孵化指令。»阅读更多

多核fpga架构采用新颖的二重适配器以可扩展、非侵入性、缓存一致的方式集成eFPGAs(普林斯顿)


普林斯顿大学的研究人员撰写了一篇题为“二重唱:在处理器和嵌入式fpga之间创造和谐”的技术论文。“摩尔定律的消亡导致了硬件加速的兴起。然而,对稳定算法整体加速的关注忽略了在更广泛的领域中可用的丰富的细粒度加速机会,并浪费了大量的数据。»阅读更多

基于渐进式小尺寸CMOS工艺制造的4种不同ic的硬件木马检测案例研究


一篇题为“红队vs.蓝队:跨越四个现代CMOS技术世代的真实硬件木马检测案例研究”的技术论文由马克斯·普朗克安全和隐私研究所的研究人员发表,Université天主教德鲁汶(比利时),鲁尔大学波鸿区和联邦刑事调查局。“在这项工作中,我们的目标是通过呈现一个……»阅读更多

由RISC-V CPU控制的任意精度DNN加速器(蒙特利尔理工学院,IBM, Mila, CMC)


一篇名为“BARVINN:由RISC-V CPU控制的任意精度DNN加速器”的新技术论文由蒙特利尔理工学院、IBM、Mila和CMC微系统公司的研究人员撰写。它被接受在2023年日本举行的第28届亚洲和南太平洋设计自动化会议(ASP-DAC 2023)上发表。摘要:“我们提出了一个DNN加速器,允许在仲裁推理…»阅读更多

基于fpga的DRAM处理原型框架(苏黎世ETH & TOBB大学)


苏黎世联邦理工学院和TOBB经济技术大学的研究人员发表了一篇题为“PiDRAM:一种基于整体端到端fpga的dram处理框架”的技术论文。“处理-使用内存(PuM)技术利用内存单元的模拟操作来执行计算。最近的一些工作已经证明了PuM技术在现货DRAM开发…»阅读更多

LFSR的高效门控时钟设计方法


一篇题为“低功耗线性反馈移位寄存器设计的新型时钟门控方法”的技术论文由意大利Università degli Studi di Catania的研究人员发表。摘要:本文提出了一种利用门控时钟方法降低线性反馈移位寄存器功耗的有效解决方案。功率的降低…»阅读更多

硬件Fuzzing(密歇根大学,谷歌,弗吉尼亚理工大学)


密歇根大学、谷歌和弗吉尼亚理工大学的研究人员发表了一篇题为“Fuzzing Hardware Like Software”的技术论文。该论文在2022年Usenix安全研讨会上发表。摘要:“硬件缺陷是永久性和强大的:硬件一旦制造出来就无法修补,任何缺陷都可能破坏在上面执行的正式验证软件。因此,已经……»阅读更多

针对高级finfet全定制电路的基于区域布局的自动布局生成器(UT Austin/NVIDIA)


一篇题为“AutoCRAFT:高级FinFET技术中定制电路的布局自动化”的技术论文由德克萨斯大学奥斯汀分校和NVIDIA的研究人员发表。“本文介绍了AutoCRAFT,一种自动布局生成器,针对高级finfet全定制电路的基于区域的布局。AutoCRAFT使用专门的地点和路线(P&R)算法来处理各种设计缺点…»阅读更多

←老帖子
Baidu