设计一个节能,Linux-Capable RISC-V主机平台无缝插件和控制领域特定的加速器


技术论文题为“柴郡:一个轻量级,Linux-Capable RISC-V主机平台对特定领域的加速器插件”由苏黎世联邦理工学院的研究人员发表和博洛尼亚大学。文摘:“权力和成本约束的物联网(物联网)边缘领域和TinyML域,再加上增加性能需求,激励异构弧的趋势……»阅读更多

平面:一个可编程的加速器Near-Memory数据重排


许多应用程序使用不规则和稀疏内存访问,不能利用现有缓存层次结构的高性能处理器。为了解决这个问题,数据布局(DLT)技术重新排列稀疏数据转变成一个密集的代表,提高位置和缓存的利用率。然而,之前的提议在这个空间无法提供一个设计与m (i)尺度…»阅读更多

在6/5/3nm IP需要系统上下文


由每一代半导体制造技术,已经达到了令人眼花缭乱的复杂性水平。每一部分的设计、验证和生产更加复杂和激烈的更多的晶体管能够装到死。由于这些原因,必须考虑整个系统作为一个整体——不仅仅是作为个体的积木可以…»阅读更多

灵活性提高内存接口带宽


在今天的soc,记忆是心脏或至少设计的主要元素之一。因此,仔细设计实现最好的带宽是至关重要的,性能和权力。性能是非常重要的,能够访问内存和贸易和存储信息从不同的ip共享记忆或当地的记忆。从权力的角度来看,每一个访问……»阅读更多

DDR白皮书


DDR DRAM内存控制器有很多相互竞争的要求。好的内存控制器必须提高存储器接口的带宽,同时尊重的延迟要求CPU、图形和实时系统中DRAM同时保持符合内存总线和片上总线标准。阅读重新排序缓冲区(RRB)是一个silicon-proven建筑增强可以在…»阅读更多

Baidu