抖动预算时钟分布网络的高速phy和并行转换器


提出了一个简单但实际上精确估计周期单音电源引起的抖动(PSIJ) MOS时钟缓冲链。估计是用代数方法简单的只需要几个电路仿真结果分析闭合表达式没有香料电路设备参数的先验知识。表达式非常适合预测期PSIJ,…»阅读更多

疾控中心动态抖动时钟域交叉(CDC)签收


Himanshu Bhatt和帕拉斯Mal Jain检测和调试深度顺序CDC收敛使用结构性疾病预防控制中心验证是极其困难的,因为做一个平面在大型设计分析能力相关的挑战,即使验证工具可以完成分析,它变成了一场噩梦调试违反与复杂的时序逻辑。因此出现强啡肽的需要……»阅读更多

应对高速并行转换器


串并收发器芯片中已成为主要的解决方案需要快速数据移动和有限的I / O,但这项技术正变得更具有挑战性的工作的速度继续上升抵消增加的大量数据。序列化器/反序列化器是用于并行数据转换成串行数据,允许设计师来加速数据通信没有h……»阅读更多

工程GDDR6的信号


通过DDR3 DDR1的挑战,但速度低于一个千兆和信号完整性(SI)挑战更集中在静态运行时间和伪随机二进制序列(PRBS)模拟。现在,随着GDDR6,我们正在16到20吉比特每秒的速度信号,甚至更快的在不久的将来。因此,工程信号GDDR6需要谨慎……»阅读更多

SoC电磁(EM)相声的症状


Anand喇曼和Magdy Abadir你过硅演示意想不到的行为?你有没有发现解释的设计故障或性能下降?很多问题可能是罪魁祸首——从过载信号网,嘈杂的电网,或增加温度,但经常被忽视的一个问题是电磁(EM)相声。电磁(EM) crosstal……»阅读更多

噪声控制


[getkc id = " 285 " kc_name =“噪音”)是一个不争的事实。几乎我们所做的一切产生噪声作为副产品,经常是一方噪声信号到另一个地方。不能消除噪音。它必须被管理。但噪声成为一个更大的问题在芯片技术节点变小和包装变得更加复杂?对一些人来说,答案是一个非常强大的肯定,而不…»阅读更多

Baidu