发现和避免并发bug


理解有意和无意的硬件和软件组件之间的相互作用是改变架构变得更加异构和互连拓扑变得更加复杂。这会影响性能、功耗和成本的项目。许多大学正在研究这个从软件的角度来看,虽然少数看影响来回……»阅读更多

驯服的并发


并发性增加了复杂性的行业缺乏适当的工具,问题已发展到的错误可以潜入设计没有简单和一致的方式来检测他们。在过去,当芯片在本质上是一个管道,这不是一个问题。事实上,早期的拓荒者EDA创建了一个合适的语言来描述,包含必要的并发性……»阅读更多

完美的风险


半导体的发展是一种风险管理。非常简单地说,如果你承担太多的风险,这可能导致的产品故障或错过市场窗口中,这两个价格。对于一个公司,一年只生产一个或两个产品可以拼彻头彻尾的灾难。如果你不足够承担风险,你可能不会得到一个有竞争能力的产品……»阅读更多

使用更多的验证核


半导体工程坐下来讨论并行化的努力在EDA和安德里亚·Casotto Altair首席科学家;产品管理组主管亚当•谢尔系统&验证群节奏;哈里·福斯特的首席科学家导师,西门子的业务;全球经理弗拉季斯拉夫•Palfy OneSpin应用工程;首席Oski Vigyan Singhal……»阅读更多

如何处理并发性


处理架构的发展解决了很多问题在一个芯片,但是对于每个问题解决了另一个创建。并发性是其中的一个问题,最近得到了更多的关注。同时并发性并不是一个新问题,今天的系统的复杂性使它越来越难以正确设计、实施和验证的软件…»阅读更多

并行性的限制


并行使用在天气模拟工作的超级计算机的域或钚衰变。现在大多数soc架构的一部分。但是多么有效,有效和广泛的并行性真的成为吗?这个问题没有简单的答案。即使对于一个双核处理器芯片上的实现,结果由软件应用程序可以有很大区别,手术……»阅读更多

Baidu