中文 英语

作者最新文章


利用Codasip Studio和Menta eFPGA扩展RISC-V处理器


RISC-V是一个开放规范,允许无限数量的实现。但RISC-V不仅限于此,还鼓励处理器架构师添加新的指令来加速某些算法或应用领域,例如DSP、AI/ML等,同时保持基本指令集的稳定。新的指令可能有助于性能,代码大小,功耗或d…»阅读更多

半导体缩放失败——处理器的下一步是什么?


这篇深入的论文着眼于半导体行业不断变化的动态。换句话说,这就是为什么许多公司都在寻求定制他们的处理器设计,以跟上软件和系统需求的步伐。它接着强调了各种规模的公司在寻求差异化和专业化处理器设计方面的机会。点击这里阅读更多。»阅读更多

l系列核心上的嵌入式AI


在过去的几年里,人工智能处理发生了从云级到设备级的重要转变。在为IoT和IIoT应用选择SoC或MCU时,运行AI/ML任务的能力成为必须具备的条件。嵌入式设备通常资源受限,因此很难在嵌入式平台上运行AI算法。这篇论文着眼于什么可以使它更容易从一个软件…»阅读更多

选择处理器IP核时应该考虑什么


大多数集成电路至少包括一个处理器核心和一些嵌入式软件。在更复杂的片上系统(SoC)中,可能有运行主软件的应用处理器和操作系统,以及多个处理通信、安全和传感器等功能的专门子系统。对加工的要求差别很大,而且差别很大。»阅读更多

用于超低功耗物联网无线信号处理的RISC-V ISA扩展


这项工作提出了对开源RISC-V ISA (RV32IM)的指令集扩展,专用于超低功耗(ULP)软件定义无线物联网收发器。自定义指令是根据正交调制通常需要的8/16/32位整数复杂算术的需要量身定制的。提议的扩展只占用2个主要操作码和大多数指令的设计,以配合…»阅读更多

神话案例研究


Mythic是一家独特的人工智能计算平台提供商,他们正在设计一种创新的智能处理单元(IPU),并发现他们需要一个小型、节能、可编程的核心来处理特定的支持功能。由于没有现成的核心能够完全满足需求,并且自定义具有挑战性,Mythic最终选择了Codasip. ...的完整解决方案»阅读更多

使用自定义RISC-V ISA指令创建特定领域的处理器


当片上系统(SoC)开发人员在设计中包含处理器时,他们面临着解决计算挑战的选择。复杂的soc通常有不同的处理器核心,负责不同的功能,如运行主应用程序、通信、信号处理、安全和管理存储。传统上,这些核心有不同的类别……»阅读更多

通过编译器优化更好的基准测试:Codasip跳转线程


嵌入式处理器IP的体系结构效率是由一小组行业标准基准来衡量的,尽管这些基准通常与实际工作负载没有什么相关性,但它们仍然存在。最流行的基准是Dhrystone和CoreMark。关于这些测试套件的一个有趣的观察是,对于给定的体系结构,性能数字不断提高,甚至……»阅读更多

使用自定义指令集扩展扩展RISC-V ISA


RISC-V ISA(指令集体系结构)采用模块化设计。这意味着ISA有几组指令(ISA扩展),可以根据需要启用或禁用它们。这允许精确地实现应用程序所需的指令组,而不必为不使用的面积或功率付费。其中一组是特殊的;它没有预定义的指示…»阅读更多

如何连接Questa VIP到处理器验证流程


了解如何将Questa VIP整合到现有的RISC-V验证流程中。本循序渐进的教程由Codasip的验证专家编写,解释了将自动生成的UVM与QVIP相结合的概念,并指导您完成整个过程。点击这里阅读更多。»阅读更多

Baidu