中文 英语

利用多代理RL微处理器设计空间(哈佛,谷歌)


多智能体强化学习一项新的技术论文题为“微处理器设计空间探索”是由哈佛大学的研究人员发表和谷歌研究小组。抽象的“微处理器架构师越来越多地求助于追求高性能和节能领域特定的定制。随着系统变得复杂起来,微调拱…»阅读更多

卷积神经网络:合作设计的硬件体系结构和压缩算法


进程大学的研究人员(韩国)发表“调查效率卷积神经网络和硬件加速”。Abstract: "Over the past decade, deep-learning-based representations have demonstrated remarkable performance in academia and industry. The learning capability of convolutional neural networks (CNNs) originates from a combination of various feature extraction...»阅读更多

先进的智能表面可重构硬件架构:超越5 g / 6克


这个技术论文题为“可重构为无线通信智能表面:硬件设计的概述,信道模型,和评估技术”来自IEEE研究员。论文的文摘州“我们概述和分类对RIS的最新进展(可重构智能表面)硬件架构以及最近发展modelin……»阅读更多

安全导向系统硬件架构开发框架


新技术论文题为“面向安全系统硬件架构探索符合ISO 26262”国立台北大学的研究人员。文摘:智能汽车系统关键安全性”要求严格的可靠性在系统操作。因此,安全性和可靠性等问题必须解决发展的关键安全sy……»阅读更多

麻省理工学院:可叠起堆放的人工智能芯片设计像积木一样堆砌而成


新技术论文题为“可重构异构集成使用的堆叠芯片嵌入人工智能”来自麻省理工学院的研究人员,以及哈佛大学,清华大学,浙江大学等。部分摘要:“在这里,我们报告的堆叠hetero-integrated芯片,使用光电设备阵列到沟通和神经形态……»阅读更多

研究异构计算平台(苏黎世联邦理工学院)


新的学术论文从苏黎世联邦理工学院,“HEROv2:完整的开源研究异构计算平台。”Abstract: "Heterogeneous computers integrate general-purpose host processors with domain-specific accelerators to combine versatility with efficiency and high performance. To realize the full potential of heterogeneous computers, however, many hardware and software design ...»阅读更多

阿克尔:设计和验证安全SoC访问控制框架


文摘:“现代系统芯片(soc)利用异构体系结构在多个并发访问IP核心芯片上的共享资源。在强调安全的应用程序中,IP核有不同的特权级别访问共享资源,必须由一个访问控制系统。阿克尔是SoC的设计和验证框架访问控制。阿克尔构建……»阅读更多

Baidu