周回顾:设计,低功耗


Tools Imperas和Valtrix签署了一份多年的分销和支持协议,使Imperas仿真技术和RISC-V参考模型可以预先集成在Valtrix STING中,用于RISC-V处理器验证。结合的解决方案涵盖了完整的RISC-V规范的用户,特权和调试模式,包括所有批准的标准扩展,以及接近批准的(st…»阅读更多

从内部角度验证自定义RISC-V处理器内核


本文来源于希捷科技首席验证工程师Bill McSpadden在2020年12月的RISC-V峰会上的演讲,他介绍了他的团队在验证两个自定义RISC-V过程中面临的挑战和经验……»阅读更多

功能验证方法的重要性


一个好的功能验证方法对任何半导体设计项目的成功都至关重要。错过或迟来的漏洞可能会严重损害市场份额、收入和品牌声誉,甚至对知名公司也是如此。SoC设计的复杂性以及严格的上市时间限制要求验证过程具有很高的效率。该方法的功能验证…»阅读更多

验证PULPino RISCY核心为谷歌加速器与STING


作者:Shubhodeep Roy Choudhury1, Shajid Thiruvathodi2, Vaidyanathan Seetharaman3, Matt Cockrell4, Jon Michelson5, Jason Redgrave6 Valtrix Technologies Private Limited, Bangalore, INDIA1, 2谷歌Inc., Mountain View, USA3,4,5,6摘要:谷歌使用PULPino RISC-V核心RISCY作为硬件加速器(类似于GPU控制器)的作业调度和调度机制。这个…»阅读更多

过度设计和不足设计的影响验证


今天设计一个复杂的芯片,并在计划和预算内推出——同时包括所有必要和预期的功能和标准——正迫使工程团队比过去做出更多的权衡,而这些权衡现在正在整个流程中进行。在一个理想的系统设计流程中,设计团队应该已经做了早期的、设计前的分析,以确保系统的可靠性。»阅读更多

建立RISC-V实现验证


本博客提供了STING的发布操作模式的概述。STING设计验证工具以自提取脚本的形式发布给最终用户。该脚本可用于在用户环境中安装发布包。安装包之后,在构建STING可执行文件之前,用户需要设置几个环境变量。发布包…»阅读更多

周回顾:设计,低功耗


西部数据宣布了RISC-V的大计划,包括一个新的开源RISC-V核心,一个通过网络缓存相干存储器的开放标准倡议,以及一个开源RISC-V指令集模拟器。SweRV核心具有2向超标量设计,32位,9级管道核心。它具有高达1.8Ghz的时钟速度在28mm CMOS工艺技术,并将用于不同的…»阅读更多

Valtrix推动水平验证重用


一些最重大的进步不是一个人或一个想法的结果。它们通常不是一夜之间发生的,而是由一种变化提出的,这种变化慢慢地变得足够普遍,成为一种通用的解决方案。这正是现在在功能验证领域正在发生的事情。目前的工具和方法假设了典型的设计…»阅读更多

Baidu