平衡的挑战高级节点的性能和精度时间签收


作为过程节点收缩、复杂性、成本和整体风险扩大。过程的可变性,一旦曾经接受现在成为一个关键项工作电压降低。简单地添加设计裕度使得芯片的非竞争性。曾经忽略的生理效应成为关键。互连的影响不再可以建模基于简单的电路拓扑。Layou……»阅读更多

降低节点驱动时间验收软件演化过程


设计复杂性急剧上升导致一系列新的挑战,影响签收可以预见的能力满足PPA的目标。较小的技术节点,较大的设计尺寸造成的角落和模式数量呈现指数级增长导致更长时间签收的周转时间。此外,较大的设计尺寸要求签收时间的巨大计算资源。我…»阅读更多

3种类型的人工智能硬件


随着人工智能芯片越来越普遍,三个主要方法正在成为人们关注的焦点。布拉德利Geden Synopsys对此产品营销主管,看如何利用可重复性,不同的口味是什么样子,平的区别和分层设计,编程黑箱阵列产生何种影响。»阅读更多

航行时间像Waze利润率


记得pre的日子里,在导航软件支持?由于缺乏实时可见性,“得早”是首选策略,避免迟到。因素太多的滞留时间和你到达有点为时过早。没有什么比紧张地燃烧过量30分钟咖啡你真的不需要。今天你不会…»阅读更多

定时关闭在7/5nm


曼苏尔Amirfathi Synopsys对此应用工程主管,研究如何确定假设设计是正确的,多少个周期需要特定的操作,为什么这是如此复杂,如果信号阶段。»阅读更多

时间图书馆LVF验证生产设计流程


建模已经发展在过去的几年中变化从一个降额因子代表芯片上变异(缴纳),自由变体格式(LVF),今天主要的标准格式,在时机库(lib)封装变化信息。LVF数据被认为是先进的流程节点22纳米和下面的要求。最小的流程节点如7海里……»阅读更多

时间和电压相交在哪里


若昂Geada的解释,ANSYS首席技术专家讨论了限制电力输送网络和处理器可以处理什么,为什么当前解决这些问题导致失败,以及减少电压如何影响时间。»阅读更多

大设计、IP和市场变化在2020年结束


EDA是一卷。设计开始有了显著增加在人工智能等领域的投资,大量的新的通信标准,构建的云,比赛对自动驾驶和持续进步的手机。许多设计需求的最新技术,推动复杂性的限制。低功耗变得不仅仅是减少浪费的权力在t…»阅读更多

高级功能的高速数字I / O设备:时机


在数字通信中,时间是最重要的元素。任何违反时间可能会导致你传送或接收数据错误。随着仪器和通信速率更快,时间变得更加重要,即使是最小的边缘(皮秒范围内)的变化,可能会导致不正确的测试和沟通失败。在接下来的段落,发现……»阅读更多

在5/3nm Multi-Physics


若昂Geada的解释,ANSYS首席技术专家谈到为什么时间,过程中,电压,和温度不再可以被认为是彼此独立的,最先进的节点,以及为什么它变得更加关键,设计退缩7 5 nm,最终3海里。此外,更多的定制芯片,和这些芯片系统的一部分,可能涉及一个AI com……»阅读更多

←旧的文章 新帖子→
Baidu