硬件虚拟化支持RISC-V CVA6核心


新技术论文题为“CVA6 RISC-V虚拟化:架构、微体系结构,和设计空间探索”发表(预印本)米尼奥大学做研究员,博洛尼亚大学、苏黎世联邦理工学院。抽象的“虚拟化是一个关键的技术用于广泛应用,从云计算到嵌入式系统。在过去的几年里,主流comp……»阅读更多

硬件虚拟化支持RISC-V CVA6核心


一个新的技术论文题为“CVA6 RISC-V虚拟化:架构、微体系结构,和设计空间探索”是由米尼奥大学做研究员(葡萄牙),博洛尼亚大学、苏黎世联邦理工学院。摘要摘录:“在这篇文章中,我们描述我们的工作在硬件虚拟化支持RISC-V CVA6核心。我们的贡献是多方面的,包括计谋……»阅读更多

异构多核硬件体系结构的细粒度调度Layer-Fused款


技术论文题为“对异构多核加速器利用细粒度调度Layer-Fused深层神经网络”的研究人员发表的KU鲁汶和TU慕尼黑。文摘”跟上日益增长的神经网络的性能需求,专门的硬件(HW)加速器转向多核和chiplet架构。到目前为止,这些……»阅读更多

汽车E / E架构与安全相关的可用性(SaRa)要求高度自主驾驶


技术论文题为“多目标优化的安全可用的E / E架构范围高度自动驾驶车辆”是由卢森堡的罗伯特•博世GmBbH和大学的研究人员。文摘:”大趋势等高度自动化驾驶(有)(SAE≥3级),电气化、重塑汽车工业和连接。th一起……»阅读更多

FPGA设计加速器


这个研究论文题为“高级合成对fpga硬件设计加速器:模型、方法、和框架”由意大利研究人员发表degli研究di的里雅斯特(意大利),所de San Luis(阿根廷),和总部设在Abdus Salam国际理论物理中心(意大利)。根据论文的文摘”,本文提出了调查……»阅读更多

E / E架构合成:挑战和技术


学术论文文摘”近年来,汽车的电气和/或电子架构已经大大发展。新一代的汽车需要大量的计算能力由于大量对安全性要求苛刻的应用程序和driver-assisted功能。因此,高性能计算单位需要提供要求战俘……»阅读更多

人工智能无处不在:加速芯片设计在每一个节点


在过去的几年里,人工智能(AI)日益扮演重要角色在芯片开发过程。但是,当人们谈论AI-designed芯片,它通常是在最新的背景下,先进的设计制造先进的流程节点(7/5nm和小)并有充分的理由。这样的设计不断推向权力的界限,性能和面积(页…»阅读更多

NN-Baton:工作量编制款& Chiplet粒度勘探多片加速器


“摘要革命机器学习带来了前所未有的对计算资源的需求,呼吁更多的晶体管在一个单片芯片,在Post-Moore时代是不可持续的。多片与小的集成功能死了,叫chiplets,可以降低生产成本,提高生产产量,实现文明程度重用不同系统尺度…»阅读更多

Baidu