中文 英语

作者最新文章


关于DDR内存中的错误纠正码(ECC),设计师需要知道什么


与任何电子系统一样,内存子系统中的错误可能是由于任何一个组件中的设计失败/缺陷或电气噪声造成的。这些错误被分类为硬错误(由设计失败引起)或软错误(由系统噪声或由阿尔法粒子引起的内存阵列位翻转等引起)。为了在运行时处理这些内存错误,内存子系统…»阅读更多

DDR5的基本功能设计师必须知道


JEDEC定义并开发了三个DDR标准——标准DDR、移动DDR和图形DDR——以帮助设计人员满足其内存需求。与DDR4相比,DDR5将在更低的I/O电压(1.1V)和更高的密度(基于16Gb DRAM芯片)下支持更高的数据速率(高达6400 Mb/s)。DDR5 dram和双列内存条(dimm)预计将于2020年上市。这篇文章……»阅读更多

正确使用DDR SDRAM内存的重要性


选择正确的内存技术通常是实现最佳系统性能的最关键的决定。设计师们继续为他们的soc添加更多的核心和功能;然而,在提高性能的同时保持低功耗和小硅占用仍然是一个重要的目标。DDR sdram,简而言之,通过提供密集的,高性能的内存满足这些内存要求。»阅读更多

Baidu