中文 英语

多电源域设计的完整可靠性验证


随着设计复杂性的增加和对集成电路(IC)设计从知识产权(IP)到全芯片各级可靠性的高度关注,对IC设计中不同可靠性问题的准确和全面的验证覆盖至关重要。包含多个功率域的设计增加了可靠性验证的复杂性,需要验证int…»阅读更多

权力领域实施挑战升级


随着芯片架构师在芯片和系统中构建更细粒度的控制,数字幂域正在上升,这大大增加了整体设计工作的复杂性。不同的权力域是不同功能划分的重要组成部分。这种方法允许封装中的不同芯片和SoC中的不同块以足够的功率继续运行。»阅读更多

SoC集成复杂度:大小(总是)不重要


在谈论片上系统(soc)的复杂性时,通常会举出一些巨大的例子:应用处理器、大型AI芯片等等。打破这一传统,考虑物联网(IoT)设计,它仍然可以在架构和集成方面对工程师提出挑战。这种复杂性来自于两个驱动因素:极低的功耗,快速…»阅读更多

一种电力域与CDC验证的集成方法


降低功耗对于移动和数据中心应用程序都是至关重要的。然而,在最低限度地影响性能的情况下降低功率是一个挑战。解决方案是将设计划分为多个电源域,允许选择性地降低电压水平或关闭分区。传统的低功耗验证仅验证电源的功能正确性。»阅读更多

soc中的电源管理和ip集成:第1部分


ip -无论是软宏还是硬宏的形式-都是当今SoC设计的中心。IP与低功耗设计的集成以及进行功率感知(PA)验证一直是复杂而繁琐的。因为这些ip中的大多数都是自包含的,在块级别进行预验证,并且在集成或在SoC级别进行验证时必须保持其整体。直到UPF值……»阅读更多

领域上的交叉线


如果系统架构不正确,时钟、电源和重置域会形成一个复杂的网络。跨越这些域的导线通常需要特殊处理和额外的分析。它们都在独立发展,这意味着设计人员必须跟上最新的方法指南和工具功能,以确保问题不会一直隐藏下去,直到它们在硅中暴露出来。C…»阅读更多

为RTL和门级低功耗验证编写可重用UPF


统一功率格式(UPF)用于指定设计的功率意图。一旦编写完成,UPF文件将应用于设计周期的每个阶段——首先是RTL,然后是门级,最后是位置和路由。一个主要的问题是UPF需要在每个阶段进行细化或修改,以保持它的兼容性……»阅读更多

克服混合信号SoC设计的低功耗验证挑战


随着SoC复杂性的增加和先进的功耗感知架构,健壮的低功耗验证方法对于从RTL到netlist的不同阶段的设计验证非常重要。对于混合信号soc,挑战在于没有明确的低功耗方法,也没有行业的低功耗验证工具来处理定制设计。这篇文章建议……»阅读更多

领域交叉噩梦


Semiconductor Engineering坐下来与Aldec的设计验证技术专家Alex Gnusin讨论了与域交叉相关的问题;Pete Hardee (Cadence产品管理总监);Joe hupsey,西门子Mentor公司的产品经理和验证产品技术专家;Sven Beyer, OneSpin设计验证产品经理;和Godwin Maben,应用程序en…»阅读更多

低功耗设计的功率感知意图和结构验证


功率感知静态验证,更常见的是PA-Static检查,是对通过Power intent或[gettech id="31044" t_name="UPF"]采用某些降低功耗技术的设计执行的。术语静态起源于验证工具和方法,应用一组预定义的功率感知(PA)或基于功率需求的多电压(MV)规则。»阅读更多

←老帖子
Baidu