中文 英语

CXL在数据中心的发展势头强劲


CXL作为一种提高不同计算元素(如内存和加速器)利用率的方式,在大型数据中心中越来越受欢迎,同时最大限度地减少对额外服务器机架的需求。但是标准的扩展和修改速度太快了,很难跟上所有的变化,每一个变化都需要在越来越多的地区进行验证和验证。»阅读更多

定制硅重新定义定制asic


《半导体工程》杂志与Cadence公司Digital & Signoff集团的产品管理副总裁Kam Kittrell坐下来讨论定制硅以及驱动定制的原因;Codasip首席营销官Rupert Baines;Imperas营销副总裁Kevin McDermott;Movellus首席执行官Mo Faisal;西门子副总裁兼总经理Ankur Gupta…»阅读更多

商用芯片安全隐患扩大


芯片的商业化预计将增加电子系统中攻击面的数量和广度,使跟踪所有被塞进一个包中的强化IP以及验证其真实性和抵御黑客的鲁棒性变得更加困难。到目前为止,这在很大程度上还不是一个问题,因为目前唯一使用芯片的公司——AMD、英特尔和Marvell——都在使用芯片。»阅读更多

谁受益于小芯片,何时受益


与会专家:Semiconductor Engineering坐下来与Cadence总裁兼首席执行官Anirudh Devgan讨论新的封装方法和集成问题;西门子EDA执行副总裁Joseph Sawicki;Niels Faché, Keysight副总裁兼总经理;Arm顾问西蒙•西格斯;以及D2S董事长兼首席执行官藤村昭。这次讨论是在一个…»阅读更多

标准化芯片互连


芯片行业在标准化芯片基础设施方面正在取得进展,为更快、更可预测地集成来自不同供应商的不同功能和特性奠定了基础。从小型、高度专业化的芯片菜单中进行选择的能力,以及为特定应用和用例混合和匹配它们的能力,已经出现了十多年. ...»阅读更多

周回顾:设计,低功耗


Tools & IP MIPS宣布了其基于RISC-V ISA的首批产品。eVocore IP核旨在为异构计算提供灵活的基础,支持eVocore处理器和其他加速器的组合,并使用Coherence Manager来维护所有核心、主存和I/O设备之间的L2缓存和系统级一致性。他们的目标是高绩效的人……»阅读更多

通过数据加速提高性能


对每单位数据需要相对较高加速水平的功能的需求不断增长,这为inline加速器卡提供了一个立足点,这可能意味着一些供应商获得了新的机会,而另一些供应商则面临潜在威胁。多年来,cpu或带有FPGA加速器的cpu满足了大多数市场需求。但各地数据量的迅速增加,再加上t…»阅读更多

进入超级计算机竞赛


来自不同国家的几家实体正在竞相交付和部署基于芯片的百亿亿次超级计算机,这是一种比当今超级计算机快1000倍的新型系统。最新的百亿亿次超级计算机CPU和GPU设计在高级包中混合和匹配复杂的芯片,为超级计算机增加了新的灵活性和定制水平。多年来,各种各样的…»阅读更多

周回顾:设计,低功耗


近日,Flex Logix与美国空军研究实验室传感器局(AFRL/RY)签署了一项协议,涵盖所有Flex Logix IP技术,用于所有美国政府资助的研究和原型设计项目,无需支付许可费。“我们与AFRL的第一个EFLX eFPGA在GlobalFoundries 12纳米工艺的授权非常成功,有超过6个客户…»阅读更多

周回顾:设计,低功耗


Tools & IP Imperas Software推出了RISC-V验证接口(RVVI)。开放标准和方法可以适应RISC-V规范中允许的任何配置。RVVI定义了RTL、参考模型和试验台之间的接口,用于RISC-V设计验证,目的是使RISC-V处理器DV可重用。它支持多哈特、超标量和输出…»阅读更多

←老帖子
Baidu