中文 英语

在FPGA上验证的全栈领域特定覆盖生成框架


一篇名为“OverGen:通过领域特定覆盖生成提高FPGA可用性”的新技术论文,由加州大学洛杉矶分校和中国科学院的研究人员撰写。“我们的基本想法是开发一个针对高度可定制覆盖的硬件生成框架,这样就可以通过将设计实例调优到感兴趣的应用程序来降低抽象差距。我们利用和扩展…»阅读更多

封闭式EDA的终结


我以前是一家大型EDA公司的技术人员。在那个职位上,我的主要职责之一是与许多客户交谈,以确定他们的痛点,以及我们可以开发哪些新工具来缓解他们的问题。你可能会认为这是一项简单的任务,但事实并非如此。例如,如果你问开发人员他们最大的烦恼是什么……»阅读更多

FPGA加速器设计


这篇题为“基于fpga的加速器的高级综合硬件设计:模型、方法和框架”的研究论文由Università degli Studi di Trieste(意大利)、圣地亚哥国立大学(阿根廷)和Abdus Salam国际理论物理中心(意大利)的研究人员发表。根据该论文的摘要,“这篇论文提出了一项调查……»阅读更多

定制的处理器


处理器的设计、验证和实现是一些公司的核心竞争力,但另一些公司只想尽可能快速和廉价地制造出一个小型处理器。有什么工具和选择?处理器的范围从非常小的、简单的、深深嵌入产品的内核,到在数据中心以尽可能高的时钟速度和吞吐量运行的处理器。我…»阅读更多

fpga的异构冗余电路设计方法


长崎大学的研究人员发表了题为“fpga功能安全系统基于指令的异构冗余设计方法的评估”的新研究论文。抽象(部分)“在本文中,我们提出并评估了fpga的两种异构冗余电路设计方法:资源级方法和策略级方法。资源级方法关注于…»阅读更多

面向民主化IC设计和定制化计算


集成电路(IC)设计通常被认为是一种“黑魔法”,只局限于那些拥有高等学位或多年电气工程培训的人。鉴于半导体行业正在努力扩大其劳动力,IC设计必须更容易获得。定制计算的好处通用计算机被广泛使用,但它们的性能提高了…»阅读更多

高级综合:仍然是硬件设计


使用HLS的硬件设计与典型的ASIC/FPGA设计流程没有什么不同,除了c++ /SystemC与HLS一起使用来创建RTL,而不是手工编码。使用HLS的优势在于,它通过从经过完全验证的c++ /SystemC源代码快速生成无错误的RTL,从而加快了RTL的创建时间,并减少了验证时间。误解仍然存在……»阅读更多

结构Vs.功能


当我在写一篇关于PLM和半导体的文章时,我回顾了我在EDA开发中最喜欢的一个主题——验证与验证。我围绕它做了大量的演示,并试图说服EDA行业内的人员以及客户,让他们了解进行自上而下的功能建模和分析的优点。大家都用的V形图是有缺陷的……»阅读更多

新利体育在线完整版软硬件协同设计成为现实新利娱乐群


在过去的20年里,油气行业一直在寻求硬件/软件协同设计的概念。在取得进展的同时,软件/硬件协同设计似乎有着更加光明的未来。为了理解这两种方法之间的区别,有必要定义一些基础知识。硬件/软件协同设计本质上是一个自下而上的过程,其中硬件是开发的…»阅读更多

正式验证SystemC/ c++设计


我们看到越来越多的设计使用了SystemC/ c++。这并不奇怪,因为在许多大型半导体和电子系统公司,已经出现了特定的使用模型,以推动工程团队之间的共同设计流程,从而采用高级合成(HLS)。这些HLS工具是快速生成设计组件的流行方法……»阅读更多

←老帖子
Baidu